首页 > 新闻中心 > EDA/PCB > 制程/工艺
近日,美国麻省理工学院团队在最新一期《自然》杂志上介绍了一种创新的电子堆叠技术。该技术能显著增加芯片上的晶体管数量,从而推动人工智能(AI)硬件发展更加高效。通过这种新方法,团队成功制造出了多层芯片,其中高质量半导体材料......
12月19日消息,据报道,台积电作为全球最大的晶圆代工厂,手握大批量的先进封装订单。而联华电子(UMC)在先进封装领域取得了重大进展,从台积电手中获得高通的订单。对此,联华电子并未直接发表评论,但明确表示,先进封装技术是......
台积电(TSMC)近日正式宣布,将在2026年推出全新的共同封装光学(CPO)技术,融合其业界领先的Chip-on-Wafer-on-Substrate(CoWoS)封装技术与硅光子(Silicon Photonics)......
12月15日消息,先进的晶圆厂与制造工艺,一直是Intel引以为傲的最强竞争力,但是近些年,Intel无论产品还是制造都陷入困境,整个行业都在思考:Intel是否可以像当初的AMD那样拆分甚至卖掉晶圆厂?Intel自然不......
12 月 13 日消息,市场调研机构 IDC 新加坡当地时间 12 日表示,预计 2025 年 2025 年全球半导体市场将在 AI、HPC 需求增长的推动下实现 15% 的同比规模增长,其中内存部分增幅有望超过 24%......
半导体行业长期以来的当务之急 — 摩尔定律 — 该定律规定芯片上的晶体管密度应大约每两年翻一番 — 变得越来越难以维持。缩小晶体管的能力以及它们之间的互连正在遇到一些基本的物理限制。特别是,当铜互连按比例缩小时,它们的电......
台积电本周在旧金山举行的 IEEE 国际电子设备会议 (IEDM) 上介绍了其下一代晶体管技术。N2 或 2 纳米技术是这家半导体代工巨头首次涉足一种新的晶体管架构,称为纳米片(Nanosh......
本周在旧金山举行的国际电子器件会议上,来自学术界和工业界的研究团队展示了有关高性能碳纳米管晶体管 (CNT) 和电路的数据。虽然这些器件可能需要十年或更长时间才能集成到产品中,但与会的工程师们认为,该领域已经取得了巨大进......
AI时代,高性能芯片重要性日益凸显,推动先进制程芯片成为晶圆代工行业竞争的“关键武器”;与此同时,消费电子市场尽管需求尚未恢复,但在旗舰手机不断迭代助攻之下,先进制程芯片同样在手机市场赢得发展空间。台积电、三星、Rapi......
面对2025年即将进入量产阶段,晶圆代工龙头台积电已经对2纳米节点制程进行试产,传出良率超过了60%。 针对如此高的良率,预计台积电可能会以更快的速度,将良率提升到70%以上,为2纳米节点制程技术量产留下更加充裕的调适时......
43.2%在阅读
23.2%在互动