新闻中心

EEPW首页 > EDA/PCB > 业界动态 > 新思科技携手三星推出高性能计算设计优化参考方法学

新思科技携手三星推出高性能计算设计优化参考方法学

作者:时间:2021-01-13来源:美通社收藏

点:

本文引用地址:http://www.eepw.com.cn/article/202101/422002.htm
  • 基于Fusion Design Platform开展合作,充分释放在最先进节点工艺的优势

  • 经过认证的流程为开发者提供了一整套针对时序和提取的业界领先数字实现和签核解决方案

  • Fusion Design Platform能够实现业界最佳结果质量和最短交付时间,加快设计周期

(Synopsys, Inc., 纳斯达克股票代码:SNPS)近期宣布与开展合作,基于新思科技Fusion Design Platform提供经认证的数字实现、时序和物理签核参考流程,以加速(HPC)设计。通过该全新的经认证参考流程,开发者可以利用新思平台的自动化功能和集成优势来提高其工作效率,同时在三星的先进工艺节点上实现其设计目标。

作为新思科技Fusion Design平台的一部分,Design Compiler® NXT、IC CompilerII以及Fusion Compiler等解决方案新增了创新功能,性能得到进一步提升,能够赋能共同客户充分利用三星的先进工艺技术,实现最佳功耗、性能和面积(PPA)指标,同时加快其设计的交付时间。基于StarRC签核提取与PrimeTime®签核延迟计算引擎在平台中的融合,HPC参考流程可以提供可预测、已收敛的设计闭合,实现零设计余量,并通过三星的先进工艺技术最大限度地提高PPA收益。

三星电子制造设计技术部副总裁Sangyun Kim表示:“我们的共同客户对采用先进工艺的HPC设计认证参考流程的需求越来越大,我们与新思科技开展广泛合作,让HPC数字实现和签核流程能够利用Fusion Design Platform的最新技术,为我们的先进工艺节点提供可预测的高质量流程。”

下一代HPC设计对于时钟目标频率、功耗和利用率的要求极具挑战性,并需要支持最先进的工艺结构。新思科技的Fusion Design Platform为解决这些挑战提供了创新功能,如时钟和数据并发优化、时序签核和基于路径的时序分析、多源时钟树综合、hash 过孔支持、自由形式宏单元布局、以及面向下一代HPC设计的机器学习技术。HPC参考流程提供了完整全面的方法论,包含一整套经过三星和新思科技联合验证的文档化流程和设计示例。

新思科技设计集团系统解决方案和生态系统支持高级副总裁Charles Matar表示: “我们与三星的早期合作有助于我们的共同客户基于三星的最先进工艺节点,充分利用新思的先进技术和解决方案“。。新思科技Fusion Design Platform的先进功能提供了卓越的结果质量和交付时间优势,助力我们的共同客户实现与众不同的设计。”

在2020年10月28日举行的三星先进晶圆代工生态系统 (SAFE) 论坛上,新思科技的专家们深入解析了针对三星先进工艺节点而优化的HPC设计参考流程的全新功能。



评论


相关推荐

技术专区

关闭