首页 > 新闻中心 > EDA/PCB > EDA设计
云端AI特用芯片(ASIC)需求节节攀升,各界对其潜在市场的规模,预估数字也是愈来愈大。 近期联发科在法说会上,也将整块市场从原先预估的400亿美元,上修到500亿美元,前景值得期待。不过也因更多不同背景的相关业者加入A......
Arteris片上网络IP及SoC集成自动化软件产品组合,将为Altera广泛的FPGA解决方案赋能,显著提升其设计效率、性能与可扩展性。致力于加速系统级芯片 (SoC) 开发的领先系统 IP 提供商 Arteris 公......
在当今的半导体行业,成功不仅取决于创新,还取决于管理复杂性的纪律。每个片上系统 (SoC) 都是由数百个可重用的 IP 块构建而成,包括标准单元、存储器、接口和模拟组件。这些 IP 是设计的基础。但如果基础薄弱,即使是最......
专家在座:半导体工程与 Axiomise 首席执行官 Ashish Darbari 坐下来讨论形式验证工具和方法的进步;张瑾,Cadence 验证组产品管理组总监;新思科技研发执行董事 Se......
人工智能工具的激增似乎完全可以填补人才短缺,但仔细观察就会发现这些技能并不完全重叠。EDA 管道的某些部分需要人类工程师,并且在可预见的未来似乎可能会保持这种状态。模拟设计的黑暗艺术、安全关键功能安全的最终决定、高级架构......
全球领先的半导体设计知识产权(IP)与验证解决方案提供商SmartDV Technologies宣布:该公司将参加于11月底在中国成都举办的“成渝集成电路2025年度产业发展论坛暨第三十一届集成电路设计业展览会(ICCA......
半导体 IP 提供商 CAST, Inc. 于 2025 年 10 月 22 日在加利福尼亚州圣克拉拉举行的 RISC-V 峰会上推出了其催化剂™计划,旨在加速将开源处理器架构集成到资源受限的设备中。该计划解决了嵌入式系......
西门子数字化工业软件近日宣布推出 Tessent™ IJTAG Pro,通过将传统的串行执行的操作转变为并行操作,实现基于 IEEE1687 标准的 IJTAG 输入 / 输出方式的革新,同时提供对定制化硬件读写访问的能......
简介:硬件辅助验证的历史根源半导体创新的不懈步伐继续遵循一个不可阻挡的趋势:给定硅面积内晶体管密度呈指数级增长。丰富的可用半导体织物激发了设计团队的创造力,实现了指数级先进的片上系统 (SoC)。然而,赋予新可能性的规模......
关键Synopsys 速度适配器通过在仿真过程中允许真实硬件交互来显着增强系统验证,这有助于发现虚拟环境可能遗漏的关键设计缺陷。高保真在线仿真 (ICE) 平台可以暴露与低级系统行为相关的错误,这些错误在虚拟平台中逃脱检......
43.2%在阅读
23.2%在互动