新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 相变化内存原理分析及设计使用技巧

相变化内存原理分析及设计使用技巧

作者: 时间:2010-11-04 来源:网络 收藏

  相的读写速度可媲美闪存,将来会接近DRAM的速度。从系统架构角度看,相的优点是没有擦除过程,每个位都可以随时单独置位或复位,不会影响其它的数据位,这一点突破了NAND和NOR闪存的区块擦除限制。

  芯片价格取决于制造成本,Objective Analysis估计。相内存制造商将会把制造成本逐步降至竞争技术的水平。相变化内存的每gigabyte价格是DRAM的大约25倍,但相变化内存的储存单元比最先进的DARM的储存单元更小,所以一旦工艺和芯片达到DRAM的水平时,相变化内存的制造成本将能够降到DRAM成本之下。

  随着工艺技术节点和晶圆直径达到DRAM的水平,芯片产量足以影响规模经济效益,预计到2015至2016年,相变化内存的每GB(gigabyte)价格将低于DRAM的平均价格。虽然相变化内存向多层单元(multi-level cells)进化,该技术制造成本将会降至DRAM价格的二分之一以下,从而成为继NAND之后第二个成本最低的技术。再早关注相变化内存技术也不算早。我们知道闪存正在接近其不可避免的技术升级的极限,相变化内存等技术必将取而代之。相变化内存厂商透露,在2015年左右,这项技术的价格将会与DRAM的价格持平,届时相变化内存将开启一个全新的内存系统思维方式。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭