新闻中心

EEPW首页 > EDA/PCB > 业界动态 > 台积电3nm更新:N3P量产,N3X步入正轨

台积电3nm更新:N3P量产,N3X步入正轨

—— TSMC 的最后一个也是最后一个 FinFET 节点仍然存在。
作者: 时间:2025-04-24 来源:tomshardware 收藏

在其 2025 年北美技术研讨会上透露,该公司按计划于 2024 年第四季度开始采用其性能增强型 (第 3 代 3nm 级)工艺技术生产芯片。 是 N3E 的后续产品,面向需要增强性能同时保留 3nm 级 IP 的客户端和数据中心应用程序。该技术将在今年下半年由 接替。

本文引用地址:https://www.eepw.com.cn/article/202504/469771.htm

TSMC 的  是 N3E 的光学缩小版,它保留了设计规则和 IP 兼容性,同时在相同漏电流下提供 5% 的性能提升,或在相同频率下提供 5% – 10% 的功率降低,同时为具有典型逻辑、SRAM 和模拟模块组合的设计提供了 4% 的晶体管密度提升。由于 N3P 的密度增益来自改进的光学器件,因此它可以在所有芯片结构上实现更好的扩展,特别是有利于 SRAM 密集型高性能设计。N3P 现已投入生产,因此该公司目前正在为其主要客户构建基于这项技术的产品。

宣传 TSMC 新工艺技术的 PPA 改进


第 0 行 - 单元格 0

N3 与 N5

N3E 与 N5

N3P 与 N3E

与 N3P

权力

-25% ~ -30%

-34%

-5% ~ -10%

-7%***

性能

10% - 15%

18%

5%

5%,Fmax @1.2V**

密度*

?

1.3 倍

1.04 倍

1.10 倍***

HVM 系列

2022 年第 4 季度

2023 年第 4 季度

2024 年下半年

2025 年下半年

*TSMC 公布的芯片密度反映了由 50% 逻辑、30% SRAM 和 20% 模拟组成的“混合”芯片密度。
**在同一区域。
以相同的速度。

但是,用于高性能应用的 3nm 级工艺技术的时代并不止于 N3P。该节点之后将是 ,与 N3P 相比,它有望在相同功率下将最大性能提高 5%,或在相同频率下将功耗降低 7%。然而,与 N3P 相比,N3X 的主要优势在于它支持高达 1.2V 的电压(这对于 3nm 级技术来说是极端的),这将为需要它的应用程序(即客户端 CPU)启用绝对最大可能的频率 (Fmax)。该 Fmax 需要一个权衡:泄漏功率提高 250%,因此芯片开发人员在构建具有 1.2V 电压的基于 N3X 的设计时必须小心。N3X 芯片的量产有望在今年下半年进行。

“N3P 于去年年底,即 2024 年开始生产,”业务发展和全球销售高级副总裁兼副首席运营官 Kevin Zhang 说。“我们将继续增强我们的 3nm 技术。[…]我们的策略是在引入新节点后,我们继续进行增强,以便让我们的客户获得技术扩展的好处。[…]我们认识到,对于我们的客户来说,进入 [新] 节点是一项重大投资,例如,在生态系统上开发 IP。因此,我们希望我们的客户继续从他们对每个新节点的投资中获得更多收益,但与此同时,我们正在为他们提供产品级别的增强。

TSMC 倾向于在一个工艺开发套件中提供工艺技术的多次迭代(例如 N5、N5P、N4、N4P、N4C)。一方面,这使公司能够尽可能长时间地使用昂贵的设备,另一方面,这也允许其客户尽可能长时间地重复使用他们的 IP。因此,N3P 是 N3X 是 N3 系列生产节点的自然补充。

虽然技术爱好者的目光都集中在依赖全环绕栅极 (GAA) 纳米片晶体管的 2nm 级制造工艺上,但未来几个季度将投放市场的绝大多数用于客户端应用的先进处理器(包括下一代 iPhone、iPad 和 Mac)都将采用台积电的 N3 系列工艺技术制造。



关键词: 台积电 N3P N3X

评论


相关推荐

技术专区

关闭