新闻中心

EEPW首页 > EDA/PCB > 业界动态 > 联电:明年试产28nm工艺3D堆叠芯片

联电:明年试产28nm工艺3D堆叠芯片

作者:时间:2010-06-23来源:驱动之家收藏

  据悉,台湾代工厂(UMC)计划于2011年年中开始,使用新工艺试产3D,并于2012年批量投产。

本文引用地址:http://www.eepw.com.cn/article/110204.htm

  CEO孙世伟(Shih-Wei Sun)表示,这种3D堆叠芯片使用了硅通孔(TSV)技术,是与日本尔必达、台湾力成科技(PTI)共同研发完成的。这次三方合作汇聚了联电的制造技术、尔必达的内存技术和力成的封装技术,并在3D IC方案中整合了逻辑电路和DRAM。

  孙世伟指出,客户需要3D-IC TSV方案用于下一代CMOS图像传感器、MEMS芯片、功率放大器和其他设备,而使用TSV技术整合逻辑电路和DRAM能够满足IT产业和消费电子产品发展所需要的更强性能、更高集成度。

  他强调说,联电与尔必达、力成的合作将给客户带来一套完整的解决方案,包括逻辑电路和DRAM界面设计、TSV构成、晶圆研磨薄化与测试、芯片堆叠封装。

  尔必达CEO兼总裁阪本幸雄(Yukio Sakamoto)透露,他们利用TSV技术开发出了8Gb DRAM芯片,能在逻辑电路和DRAM设备之间提供大量I/O连接,显著提高数据传输率、降低功耗。

  力成董事长DK Tsai则补充说,他们已经与尔必达就TSV技术探讨了两年之久。



评论


相关推荐

技术专区

关闭