新闻中心

EEPW首页 > 网络与存储 > 业界动态 > 新缓存设计减少芯片15%的处理时间

新缓存设计减少芯片15%的处理时间

作者:时间:2014-03-20来源:solidot收藏

  晶体管越来越小,芯片也越来越快,但无论芯片有多快,将数据从一边移动到另一边仍然需要时间。到目前为止,师是通过放置充当缓存的本地存储器解决 这个问题。缓存被用于储存最频繁访问的数据,便于访问。但让一个缓存服务于一个或一个核心的时代已经过去,缓存的管理变成了一大挑战,而核心 之间需要共享数据,连接核心的通信网络的物理布局也必须考虑在内。

本文引用地址:http://www.eepw.com.cn/article/235096.htm

  现在,MIT和康涅狄克大学的研究人员为多核了一套新的缓存管理规则,能显著改进芯片性能,降低能耗。论文《The Locality-Aware Adaptive Cache Coherence Protocol(PDF)》发表在IEEE International Symposium on Computer Architecture会议上,新缓存设计减少芯片15%的执行时间,节省25%的能耗。

晶体管相关文章:晶体管工作原理


晶体管相关文章:晶体管原理


关键词: 芯片设计 处理器

评论


相关推荐

技术专区

关闭