首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> asic ip核

asic ip核 文章 进入asic ip核技术社区

基于FPGA的DDS IP核设计

  • 摘要:以Altera公司的QuartusⅡ7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal TapⅡ嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软
  • 关键字: FPGA  DDS  IP核    

使用LabVIEW FPGA模块设计IP核

  • 对于利用LabVIEW FPGA实现RIO目标平台上的定制硬件的工程师与开发人员,他们可以很容易地利用所推荐的组件设计构建适合其应用的、可复用且可扩展的代码模块。基于已经验证的设计进行代码模块开发,将使现有IP在未来应
  • 关键字: LabVIEW  FPGA  IP核  模块设计    

Nufront第三代处理器采用Cadence接口IP解决方案

  • 全球电子设计创新领先企业Cadence设计系统公司 (NASDAQ: CDNS),日前宣布Nufront(新岸线)的NS115芯片组采用了Cadence可配置的DDR3/3L/LPDDR2存储控制器与硬化PHY IP核,应用于其双核ARM Cortex –A9移动应用处理器。TSMC 40LP工艺, 32位DDR3/LPDDR2接口的数据传输速率最高可达800Mbps,并能提供对超薄笔记本、平板电脑和智能手机等产品至关重要的基于数据流量的自动功耗管理。 Cadence 的DDR3/3L/LPDDR2 IP
  • 关键字: Cadence  DDR2  IP核  

Leon2处理器IP核技术

  • Leon2是GaislerResearch公司于2003年研制完成的一款32位、符合IEEE-1754(SPARCVS)结构的处理器IP核。它的前 ...
  • 关键字: Leon2  处理器  IP核  

Cosmic Circuits力争成为主要的半导体IP核提供商

  •   Cosmic Circuits,领先的差异化模拟和混合信号IP核提供商,宣布开发MIPI D-PHY、MIPI M-PHY、USB2.0、USB3.0、PCI Express和HDMI IPs标准的28纳米和20纳米IP核。Cosmic Circuits也正在开发这些标准的控制器解决方案,以便为客户提供完整的解决方案。   Cosmic Circuits提供差异化混合信号IP核的广泛组合,提供的产品大致分为两类:AMS(模拟和混合信号)IP核和连接(接口)IP核。Cosmic Circuits的AM
  • 关键字: 半导体  IP核  

汽车应用中的传感技术

  • 汽车设计师不断需要能提供比传统的位置感应技术更高性能和更具灵活性的器件。而且这些器件还要通用,能适...
  • 关键字: 传感技术  ASIC  电子器件  

平台ASIC架构与传统ASIC设计对比分析

  • 采用先进半导体工艺,结构化ASIC平台可以提供更多经预定义、预验证和预扩散的金属层,并支持各种存储器接口,能简化接口设计和时序问题。本文详细介绍了结构化ASIC平台的这些特点和性能。 最新的ASIC设计架构能够大大
  • 关键字: ASIC  架构  对比分析    

浅析ISSP结构化ASIC解决方案

  • 结构化专用集成电路(structured ASIC)对设计工程师而言还是一个新名词,然而目前已经有多家公司正计划涉足这一领域。快速硅解决方案平台(ISSP)是一种结构化ASIC解决方案,该技术适合于高速ASIC设计,这是因为ISSP可以
  • 关键字: ISSP  ASIC  方案    

ASIC与ARM的“强手联合”

  • ASIC与ARM的“强手联合”,引言嵌入式世界的范围和概念极其广泛,可以从ASIC到MCU,而ASIC是有着巨大的潜力和创新力的一种技术,尽管它的设计非常昂贵,并且所需世界要花费数年,但这依然不影响它的巨大市场潜力。相比而言,单片机方案就便宜得
  • 关键字: 联合  强手  ARM  ASIC  

三模冗余在ASIC设计中的实现方法

  • 摘要:星载计算机系统处于空间辐照环境中,可能会受到单粒子翻转的影响而出错,三模冗余就是一种对单粒子翻转有效的容错技术。通过对三模冗余加固电路特点的分析,提出了在ASIC设计中实现三模冗余的2种方法。其一是通
  • 关键字: 方法  实现  设计  ASIC  余在  

应用于SoC设计中IP核的接口技术

  • 引言随着半导体技术的发展,深亚微米工艺加工技术允许开发上百万门级的单芯片,已能够将系统级设计集成...
  • 关键字: SoC设  IP核  接口技术  

使用新SRAM工艺实现嵌入式ASIC和SoC的存储器设计

  • 使用新SRAM工艺实现嵌入式ASIC和SoC的存储器设计,基于传统六晶体管(6T)存储单元的静态RAM存储器块一直是许多嵌入式设计中使用ASIC/SoC实现的开发人员所采用的利器,因为这种存储器结构非常适合主流的CMOS工艺流程,不需要增添任何额外的工艺步骤。如图1a中所示的那样
  • 关键字: SoC  存储器  设计  ASIC  嵌入式  SRAM  工艺  实现  使用  

关于IP核在SoC设计中的接口技术

  • 引言随着半导体技术的发展,深亚微米工艺加工技术允许开发上百万门级的单芯片,已能够将系统级设计...
  • 关键字: IP核  SoC  接口技术  

fpga是什么意思 ASIC是什么意思

  • FPGA入门知识,什么是FPGA?FPGA是英文Field Programmable Gate Array的缩写,即现场可编程门阵列,它是在PAL、GAL、EPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路
  • 关键字: fpga  ASIC  什么意思    

基于Nexys 3开发板的堆栈处理器的测试

  • 堆栈处理器是一种专门面向嵌入式控制领域的处理器,其所有执行过程均依赖于两个硬件支持的堆栈:执行数学表达式的数据堆栈(Data Stack)和保存子程序返回地址的返回堆栈(Return Stack),而不是大量的通用寄存器。堆栈处理器的特征使其相比较于RISC和CISC等通用寄存器处理器,更加适合应用于嵌入式实时控制领域。本文在上述背景下,介绍了一个堆栈处理器的IP核,给出了其在Digilent公司的Nexys 3开发板上的实现结果,以及使用ModelSim SE 6.5C仿真测试的结果。
  • 关键字: 嵌入式  IP核  
共686条 20/46 |‹ « 18 19 20 21 22 23 24 25 26 27 » ›|
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473