首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> asic ip核

asic ip核 文章 进入asic ip核技术社区

莱迪思和FLEXIBILIS推出首个FPGA以太网交换IP核

  • 莱迪思半导体公司(NASDAQ: LSCC)和Flexibilis Oy今日宣布了即可获取Flexibilis以太网交换(FES)IP核。三速(10Mbps/100Mbps/1Gbps)FES IP核工作在以太网第2层,每个端口具有Gigabit的转换能力。支持Gigabit光纤和Gigabit双绞线铜以太网接口。支持的服务质量高达每端口四个队列。
  • 关键字: LSCC  FES – HSR IP核  

数字下变频(DDC)中坐标变换模块的ASIC实现

  • 数字下变频(DDC)中坐标变换模块的ASIC实现,数字下变频器中坐标变换模块的ASIC实现1.引言

    数字下变频(DDC)技术是软件无线电接收机的核心技术。其基本功能是从输人的宽带高速数字信号中提取所需的窄带信号,将其下变频为数字基带信号,并转换成较低的数据率
  • 关键字: 模块  ASIC  实现  变换  坐标  变频  DDC  数字  

数字下变频器中坐标变换模块的ASIC实现

  • 1.引言数字下变频(DDC)技术是软件无线电接收机的核心技术。其基本功能是从输人的宽带高速数字信号...
  • 关键字: 数字下变频  DDC  ASIC  坐标变换  

ASIC后端设计中的时钟树综合

  • 摘要:时钟树综合是当今集成电路设计中的重要环节,因此在FFT处理器芯片的版图设计过程中,为了达到良好的布局效果,采用时序驱动布局,同时限制了布局密度;为了使时钟偏移尽可能少,采用了时钟树自动综合和手动修改
  • 关键字: ASIC  后端设计  时钟树    

赛灵思变革生态系统加速可编程平台主流应用进程

  •   日前, 全球可编程平台领导厂商赛灵思公司 (Xilinx, Inc. (NASDAQ:XLNX))宣布,为建立新的 FPGA 应用市场, 赛灵思公司将通过其开放式平台以及对业界重要标准的支持变革生态系统, 推动赛灵思联盟计划向纵深层次发展。作为该计划的一部分, 赛灵思将帮助 FPGA 用户根据其具体的设计与开发要求更方便快捷地找到理想的合作伙伴, 同时提升客户与赛灵思联盟计划成员合作时的满意度和质量。   赛灵思合作伙伴生态系统及联盟高级总监 Dave Tokic 指出: “客户开始越来
  • 关键字: Xilinx  ASIC  ASSP  

三大系列28nm器件成功融入主流高端ASIC和ASSP市场

  •   自上世纪80年代中期FPGA作为1,500 ASIC等效门器件首次进入市场以来,FPGA已经取得了长足的发展。二十年后,随着赛灵思新款7系列的推出,FPGA准备实践其曾经的承诺,即在某天完全取代ASIC,成为电子行业的主流逻辑IC。随着7系列FPGA的推出,通过更低的传统上由ASIC和ASSP占据主要地位的中低批量应用市场的总拥有成本,同时为大批量应用市场提供等同的总拥有成本,赛灵思进而从PLD生产商摇身一变成为了一流的逻辑IC供应商。另外,这种总拥有成本上的优势与传统上FPGA能够加速产品面市和降低
  • 关键字: Xilinx  28nm  ASIC  ASSP  

Tensilica成首家获DTS广播认证的音频IP核供应商

  •   Tensilica日前宣布,成为首家获得DTS广播和DTS DMP(数字媒体播放器)认证的音频IP(自主知识产权)核供应商。该项认证基于Tensilica HiFi 2和HiFi EP音频DSP(数字信号处理器)IP核以及优化的软件程序,为开发人员提供了经过验证的SoC(片上系统)解决方案,可缩短新的全兼容设计的面市时间。Tensilica也曾于2009年9月成为首家获得DTS-HD Master Audio认证的IP核供应商。
  • 关键字: Tensilica  IP核  

智能卡控制器IP核的设计与实现

  • 摘要:本文介绍了一款兼容ISO7816-3协议的智能卡控制器IP核。该IP核能实现对智能卡的探测、电源管理、复位和...
  • 关键字: ASIC  ISO7816  智能卡  IP核  Verilog  语言  

ASIC和FPGA的优势与劣势

  • ASIC和FPGA的优势与劣势,ASIC和FPGA具有不同的价值主张,在作出选择前必须仔细评估。两种种技术对比。这里介绍了ASIC和FPGA 的优势与劣势:FPGA与ASIC的设计优势
    FPGA 的设计优势
  • 关键字: 劣势  优势  FPGA  ASIC  

ASIC原型验证板DDR2 速率再攀高峰

  •   唐芯微电子(Infix-IP)Altera Stratix IV 530/820 FPGA单颗(MB3100-A5/8)和双颗(D-MB3100A)原型验证平台半年来在用户项目使用中,从性能、价格、稳定性来说已得到了用户的很高评价,当然,唐芯微人还是不失抓住每一次售后机会,把握用户提出的问题和建议,配合用户完成项目的同时对这款产品进行一次次优化修正,不但用户对唐芯微电子售后服务有了更进一步体会,而且几项技术成果的突破也让用户刮目相看。   比如,在这一定要再提一下的是,经过唐芯微(Infix-IP)
  • 关键字: 唐芯微电子  ASIC  

ASIC原型验证板DDR2 速率再攀高峰

  •   唐芯微电子(Infix-IP)Altera Stratix IV 530/820 FPGA单颗(MB3100-A5/8)和双颗(D-MB3100A)原型验证平台半年来在用户项目使用中,从性能、价格、稳定性来说已得到了用户的很高评价,当然,唐芯微人还是不失抓住每一次售后机会,把握用户提出的问题和建议,配合用户完成项目的同时对这款产品进行一次次优化修正,不但用户对唐芯微电子售后服务有了更进一步体会,而且几项技术成果的突破也让用户刮目相看。
  • 关键字: ASIC  DDR2  

SOPC设计中自定义IP的开发

  • 1  SOPC技术与IP核 SOPC的主要思想是提供一个IP库,用户从IP库中选择IP核来组装系统,因此IP核是SOPC设计的关键技术之一。虽然IP核一词在众多场合被使用,但它并没有一个统一的定义。从概念上可以这样理解它:IP核是指将一些在数字电路中常用但比较复杂的功能块,如FIR滤波器、SDRAM控制器、UART控制器等设计成可修改参数的模块,让其他用户可以直接调用这些模块,这样就大大减轻了工程师的负担,避免重复劳动,缩短系统开发时间。
  • 关键字: SOPC  IP核  

Tensilica授权富士通音频、基带DSP和数据处理器IP核

  •   Tensilica日前宣布,富士通与Tensilica签署了一项多年的合作协议,授权富士通使用音频、基带DSP(数字信号处理器)和数据处理器(DPU)IP核,Tensilica DPU IP核结合了高性能DSP和嵌入式控制处理器的功能,在相同的功耗水平下,可以提供超乎普通DSP和嵌入式控制处理器数十倍的性能。该协议赋予富士通所有部门使用Tensilica IP核的权限。 
  • 关键字: Tensilica  DSP  IP核  

面向ASIC和FPGA设计的多点综合技术

  • 面向ASIC和FPGA设计的多点综合技术,随着设计复杂性增加,传统的综合方法面临越来越大的挑战。为此,Synplicity公司开发了同时适用于FPGA或 ASIC设计的多点综合技术,它集成了“自上而下”与“自下而上”综合方法的优势,能提供高结
  • 关键字: 综合  技术  设计  FPGA  ASIC  面向  
共682条 22/46 |‹ « 20 21 22 23 24 25 26 27 28 29 » ›|
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473