首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> asic ip核

asic ip核 文章 进入asic ip核技术社区

基于SoPC的SD卡控制器IP核的设计

  • 摘要:针对目前在嵌入式平台中使用SD卡控制器专用芯片价格昂贵、软件模拟SPI时序控制读写速度较慢的问题...
  • 关键字: 控制器  IP核  Quartus  II  

基于FPGA IP核的线性调频信号脉冲压缩

  • 近年来,随着现场可编程门阵列(FPGA)在雷达信号处理中的广泛应用以及FPGA芯片技术的发展,为大家提供了一种较好...
  • 关键字: 调频信号  IP核  脉冲压缩  

一种ASIC硬件图像匹配最大互相关算法的设计和实现

  • 一种ASIC硬件图像匹配最大互相关算法的设计和实现,图像匹配是指通过一定的匹配算法在两幅或多幅图像之间识别同名点,如二维图像匹配中通过比较目标区和搜索区中相同大小的窗口的相关系数,取搜索区中相关系数最大所对应的窗口中心点作为同名点。其实质是在基元相似性
  • 关键字: 相关  算法  设计  实现  最大  匹配  ASIC  硬件  图像  一种  

线性调频信号基于FPGA IP核的脉冲压缩设计

  • 摘要:为实现线性调频信号的数字脉冲压缩,设计一个FPGA硬件平台,并着重提出一种基于FPGA IP核的脉冲压缩设计方法。针对脉冲压缩进行了理论分析和Matlab仿真,设计完成后对系统软、硬件进行了全面测试,并根据实测数
  • 关键字: FPGA  线性调频信号  IP核  脉冲压缩    

莱迪思和FLEXIBILIS推出首个FPGA以太网交换IP核

  • 莱迪思半导体公司(NASDAQ: LSCC)和Flexibilis Oy今日宣布了即可获取Flexibilis以太网交换(FES)IP核。三速(10Mbps/100Mbps/1Gbps)FES IP核工作在以太网第2层,每个端口具有Gigabit的转换能力。支持Gigabit光纤和Gigabit双绞线铜以太网接口。支持的服务质量高达每端口四个队列。
  • 关键字: LSCC  FES – HSR IP核  

数字下变频(DDC)中坐标变换模块的ASIC实现

  • 数字下变频(DDC)中坐标变换模块的ASIC实现,数字下变频器中坐标变换模块的ASIC实现1.引言

    数字下变频(DDC)技术是软件无线电接收机的核心技术。其基本功能是从输人的宽带高速数字信号中提取所需的窄带信号,将其下变频为数字基带信号,并转换成较低的数据率
  • 关键字: 模块  ASIC  实现  变换  坐标  变频  DDC  数字  

数字下变频器中坐标变换模块的ASIC实现

  • 1.引言数字下变频(DDC)技术是软件无线电接收机的核心技术。其基本功能是从输人的宽带高速数字信号...
  • 关键字: 数字下变频  DDC  ASIC  坐标变换  

ASIC后端设计中的时钟树综合

  • 摘要:时钟树综合是当今集成电路设计中的重要环节,因此在FFT处理器芯片的版图设计过程中,为了达到良好的布局效果,采用时序驱动布局,同时限制了布局密度;为了使时钟偏移尽可能少,采用了时钟树自动综合和手动修改
  • 关键字: ASIC  后端设计  时钟树    

赛灵思变革生态系统加速可编程平台主流应用进程

  •   日前, 全球可编程平台领导厂商赛灵思公司 (Xilinx, Inc. (NASDAQ:XLNX))宣布,为建立新的 FPGA 应用市场, 赛灵思公司将通过其开放式平台以及对业界重要标准的支持变革生态系统, 推动赛灵思联盟计划向纵深层次发展。作为该计划的一部分, 赛灵思将帮助 FPGA 用户根据其具体的设计与开发要求更方便快捷地找到理想的合作伙伴, 同时提升客户与赛灵思联盟计划成员合作时的满意度和质量。   赛灵思合作伙伴生态系统及联盟高级总监 Dave Tokic 指出: “客户开始越来
  • 关键字: Xilinx  ASIC  ASSP  

三大系列28nm器件成功融入主流高端ASIC和ASSP市场

  •   自上世纪80年代中期FPGA作为1,500 ASIC等效门器件首次进入市场以来,FPGA已经取得了长足的发展。二十年后,随着赛灵思新款7系列的推出,FPGA准备实践其曾经的承诺,即在某天完全取代ASIC,成为电子行业的主流逻辑IC。随着7系列FPGA的推出,通过更低的传统上由ASIC和ASSP占据主要地位的中低批量应用市场的总拥有成本,同时为大批量应用市场提供等同的总拥有成本,赛灵思进而从PLD生产商摇身一变成为了一流的逻辑IC供应商。另外,这种总拥有成本上的优势与传统上FPGA能够加速产品面市和降低
  • 关键字: Xilinx  28nm  ASIC  ASSP  

Tensilica成首家获DTS广播认证的音频IP核供应商

  •   Tensilica日前宣布,成为首家获得DTS广播和DTS DMP(数字媒体播放器)认证的音频IP(自主知识产权)核供应商。该项认证基于Tensilica HiFi 2和HiFi EP音频DSP(数字信号处理器)IP核以及优化的软件程序,为开发人员提供了经过验证的SoC(片上系统)解决方案,可缩短新的全兼容设计的面市时间。Tensilica也曾于2009年9月成为首家获得DTS-HD Master Audio认证的IP核供应商。
  • 关键字: Tensilica  IP核  

智能卡控制器IP核的设计与实现

  • 摘要:本文介绍了一款兼容ISO7816-3协议的智能卡控制器IP核。该IP核能实现对智能卡的探测、电源管理、复位和...
  • 关键字: ASIC  ISO7816  智能卡  IP核  Verilog  语言  

ASIC和FPGA的优势与劣势

  • ASIC和FPGA的优势与劣势,ASIC和FPGA具有不同的价值主张,在作出选择前必须仔细评估。两种种技术对比。这里介绍了ASIC和FPGA 的优势与劣势:FPGA与ASIC的设计优势
    FPGA 的设计优势
  • 关键字: 劣势  优势  FPGA  ASIC  

ASIC原型验证板DDR2 速率再攀高峰

  •   唐芯微电子(Infix-IP)Altera Stratix IV 530/820 FPGA单颗(MB3100-A5/8)和双颗(D-MB3100A)原型验证平台半年来在用户项目使用中,从性能、价格、稳定性来说已得到了用户的很高评价,当然,唐芯微人还是不失抓住每一次售后机会,把握用户提出的问题和建议,配合用户完成项目的同时对这款产品进行一次次优化修正,不但用户对唐芯微电子售后服务有了更进一步体会,而且几项技术成果的突破也让用户刮目相看。   比如,在这一定要再提一下的是,经过唐芯微(Infix-IP)
  • 关键字: 唐芯微电子  ASIC  

ASIC原型验证板DDR2 速率再攀高峰

  •   唐芯微电子(Infix-IP)Altera Stratix IV 530/820 FPGA单颗(MB3100-A5/8)和双颗(D-MB3100A)原型验证平台半年来在用户项目使用中,从性能、价格、稳定性来说已得到了用户的很高评价,当然,唐芯微人还是不失抓住每一次售后机会,把握用户提出的问题和建议,配合用户完成项目的同时对这款产品进行一次次优化修正,不但用户对唐芯微电子售后服务有了更进一步体会,而且几项技术成果的突破也让用户刮目相看。
  • 关键字: ASIC  DDR2  
共686条 22/46 |‹ « 20 21 22 23 24 25 26 27 28 29 » ›|
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473