新闻中心

EEPW首页 > EDA/PCB > 新品快递 > Synopsys发布DesignWare DDR4存储器接口IP

Synopsys发布DesignWare DDR4存储器接口IP

—— 内存控制器和PHY可支持多种DDR标准,同时降低延迟与待机功率
作者:时间:2012-09-29来源:电子产品世界收藏

   全球领先的电子器件和系统设计、验证和制造软件及知识产权(IP)供应商新思科技公司(, Inc., 纳斯达克股票市场代码:SNPS)日前宣布:其DesignWare DDR接口IP产品组合已经实现扩充,以使其包括了对基于新兴的DDR4标准的下一代。通过在一个单内核中就实现对DDR4、DDR3以及LPDDR2/3的支持,DesignWare DDR解决方案使设计师能够在相同的系统级芯片(SoC)中,实现与高性能或者低功耗的连接,它已经成为诸如用于智能手机和平板电脑的应用处理器等等许多SoC的一项关键需求。

本文引用地址:http://www.eepw.com.cn/article/137345.htm

  “对DDR4内存的支持,对构建一个强大的DDR4生态系统是一项重大贡献,”美光科技公司DRAM市场营销副总裁Robert Feurle说道。“DDR4为业界带来了实实在在的功耗与性能优势,而美光正在雄心勃勃地推进DDR4的导入。通过实现其规划的具备向后兼容性的DesignWare DDR接口IP,将使芯片开发者能够架起从今天基于DDR3的SoC过渡到即将来临的DDR4设计的桥梁。”

  Synopsys的DesignWare DDR4 IP解决方案由DDR4 multiPHY和Enhanced Universal DDR Memory Controller (uMCTL2)组成,它们通过一种通用的DFI 3.1接口连接。新的DDR4 IP支持所有为将来JEDEC标准而规划的关键DDR4功能;同时与前一版本相比,其在原始带宽方面有13%的增加,实现了高达50%的总体延迟降低,且具备新的低功耗功能;而该项低功耗功能可实现智能系统监测和控制,以根据系统的流量模式决定对IP的各单元进行关断。Synopsys特有的、基于CAM的DDR控制器中的实时时序调度功能可以优化来自多个主源的数据读写流量,以实现性能最大化而延迟最小化。

  “尽管DDR4的起初目标市场是网络设备、服务器和计算平台,而从事数字电视、机顶盒以及多功能打印机、智能手机和平板电脑应用的设计工程师,随着价格降低和性能改善也将采用DDR4 DRAM,”澜起科技公司执行副总裁兼JEDEC存储器分部主席Desi Rhoden说道。“Synopsys在实际标准还没有发布之前就充分利用其加入了JEDEC的优势来开发可兼容DDR4的产品,正是成为JEDEC会员的关键收益。”

  “Synopsys的完整DDR接口IP产品组合包括对LPDDR、LPDDR2、LPDDR3、DDR、DDR2和DDR3的支持,”Synopsys 负责IP与系统市场营销的副总裁John Koeter说道。“通过这次发布,我们正拓展自己的产品组合以囊括对DDR4的支持,同时保持了对现有各种JEDEC标准的向后兼容性。随着新的DDR标准的演进,设计师都在寻找可靠的解决方案。Synopsys成功地赢得了超过320个DDR IP设计的辉煌记录表明,我们提供了一条通往流片成功的低风险途径。”

  供货

  可支持DDR4的DesignWare DDR4 multiPHY和Enhanced Universal DDR Memory Controller (uMCTL2)计划将于2012年第四季度开始发货。



关键词: Synopsys SDRAM

评论


相关推荐

技术专区

关闭