首页 > 新闻中心 > 嵌入式系统 > MCU
嵌入式系统通常由处理器外挂多种周边芯片构成,工程师需要花较多的时间来设计和调试这些外围芯片的驱动程序,驱动程序的性能将直接决定嵌入式系统能否稳定运行和达成设计目标。......
英特尔周一推出用于主流智能手机的代号为“Clover Trail+”的处理器芯片。英特尔希望其新的智能手机处理器能够在苹果、三星电子和高通共同拥有的移动市场占有一些之地。英特尔称,新的Clover Trail+处理器......
Tensilica日前宣布与华为加强战略合作伙伴关系。海思半导体 - 华为的半导体分支机构 - 正在扩展对TensilicaDPU(数据处理器)的应用范围,包括TensilicaXtensa®可定制处理器、用于智能手机和......
Tensilica日前宣布,Tensilica和Sensory携手合作提供最低功耗的语音激活解决方案,该方案基于Tensilica最新推出的HiFi Mini DSP (数字信号处理器)IP核和Sensory的Truly......
Altera公司和Intel公司日前宣布,双方已经达成协议,未来将采用Intel的14 nm三栅极晶体管技术制造Altera FPGA。这些下一代产品主要面向军事、固网通信、云网络以及计算和存储应用等超高性能系统,将突破......
在工业应用中的高容压或高灵敏度(模拟)接口上配置ESD保护结构与针对基本数字I/O的典型ESD保护方案有所不同。本文讨论工业检测与控制应用中的应用需求,以及这些需求如何影响设备保护所需的技术类型。......
UDP数据包发送过程及协议介绍......
随着网络带宽的不断增加和数据率的不断提高,单端互联的方式由于噪声等的影响已经不能满足设计的要求。在高速数据通信系统中,由于LVDS(低压差分信号)有着良好的抗干扰能力而被广泛使用。然而由于许多MCU和DSP不支持LVDS......
双数据速率(DDR)接口在时钟信号的上升沿和下降沿传送数据,这种方法已经用来实现DDR、SDRAM、微处理器前端总线、Ultra-3 SCSI、AGP总线等的通信链路。在每个周期中,数据在时钟的上升沿和下降沿采样,最高数......
所有的SoC使用扫描链来检测设计中是否存在任何制造缺陷。扫描链是专为测试而设计的,以串联方式按顺序连接芯片的时序单元。随着越来越多的功能被集成在SoC中,SoC中的触发器(时序单元)和组合逻辑的总数量不断增加。......
43.2%在阅读
23.2%在互动