新闻中心

EEPW首页 > EDA/PCB > 新品快递 > Cadence与中芯国际推出射频工艺设计工具包

Cadence与中芯国际推出射频工艺设计工具包

——
作者:时间:2007-08-03来源:EEPW收藏
设计系统公司和,共同宣布,一个支持射频设计方案的新的0.18微米SMIC CMOS设计工具包将正式投入使用。

新的0.18微米SMIC CMOS设计工具包(PDK)已成功通过验证,正式进入中国射频集成电路设计市场。其验证包括代表性设计IP的硅交互作用测试,如PLLs,集中于仿真结果和快速设计寄生。

新方案使中国芯片设计者可得到必要的设计软件和方法学,以达到确保符合设计意图的集成电路表现,可缩短并准确的预测设计周期。作为合作方,为了普遍推广,和SMIC将共同合作推出射频电路的培训课程,并向国内射频设计者们提供设计工具包 (process-design kit)的适用性咨询。该射频设计培训计划将于8月2日上海,8月7日北京,8月9日深圳相继推出。

“我们很高兴这个合作开发的射频设计方案将帮助我们的国内客户设计与推出高质量的射频器件”,工程院士杨立吾博士表示,“通过我们与的努力合作,我们为客户提供了高水平设计能力,目前我们正继续紧密合作,共同开发0.13微米和90纳米CMOS射频制程的解决方案。”

依靠自身的射频CMOS技术,已经开始将射频工具包用于国家高科技合作研究及发展项目 (863 项目)。作为上海自主创新项目的一部分,中芯国际正积极拓展0.13微米和90纳米的新技术。

射频设计方法学锦囊(Radio Frequency Design Methodology Kit)包括一个802.11 b/g WLAN收发器参考设计, 一整套子芯片级,芯片级和系统级的测试机台,仿真设置,测试计划及射频设计与分析方案的适应性训练。 设计方案着重于组织管理严密的射频电路设计和整片确认, 以及从事建模,电路仿真,设计, 寄生参数提取,再度仿真, 与电感综合。 同时着重于为集成电路环境的设计人员在系统,系统水平建模与测试机台的衡量的集成电路检测中提供帮助。

“我们很高兴与中芯国际在帮助中国射频设计市场客户来改进其射频器件的质量与生产力上的合作。” Cadence 的营销副总裁Craig Johnson表示,“我们将在射频领域继续合作,为中国客户在培训课程和射频适用性咨询上提供服务”。


评论


相关推荐

技术专区

关闭