新闻中心

EEPW首页 > EDA/PCB > 业界动态 > 瓴盛科技选用新思科技DesignWare IP核加速新一代SoC开发

瓴盛科技选用新思科技DesignWare IP核加速新一代SoC开发

作者:时间:2020-07-08来源:美通社收藏

摘要

本文引用地址:http://www.eepw.com.cn/article/202007/415284.htm

(Synopsys, Inc.,纳斯达克股票代码:SNPS)今天宣布(JLQ Technology Co., Ltd.)已经选用® Interface IP核来加速其面向一系列应用的新一代高性能、低功耗芯片的开发。瓴盛科技选择包括U、MIPI、DDR等的新思科技硅验证DesignWare IP核,是由于新思科技出色的高品质IP核解决方案,始终帮助瓴盛科技为其目标应用提供最佳的性能、功耗和面积水平。

瓴盛科技致力于提供领先的移动终端芯片及解决方案,其产品将应用于包括智能监控、智能播放器和工业机器人等智能物联网产品,以促进一个更加互联的世界的发展。瓴盛科技工程副总裁陈梁表示:“瓴盛的目标是成长为全球领先的半导体企业,高品质的IP能帮助我们降低芯片设计风险,让我们的SoC产品更具竞争力,并加速产品上市时间。我们选择与接口IP的领先供应商新思科技合作,正是看中其业界领先的技术专长和强大的本地支持基础设施,与其合作能确保我们成功研发可量产并具有高度竞争力的产品。”

新思科技IP核营销与战略高级副总裁John Koeter表示:“新思科技在提供高品质的IP解决方案方面处于领先地位,使设计师在市场上具有竞争优势。作为接口IP的领先提供商,新思科技是所有主要标准机构的积极贡献者,始终致力于推动新协议的广泛采用,使设计人员能够以极低的风险将必要的功能集成到他们的设计中。”

上市

DesignWare USB、MIPI和DDR IP核解决方案现已上市。

新思科技DesignWare IP核简介

新思科技是面向芯片设计提供高质量硅验证IP核解决方案的领先供应商。新思科技DesignWare IP核组合包括逻辑库、嵌入式存储器、嵌入式测试、模拟IP、有线和无线接口IP、安全IP、嵌入式处理器和子系统。为了加速原型设计、软件开发以及将IP整合进芯片,新思科技IP Accelerated计划提供IP原型设计套件、IP软件开发套件和IP子系统。新思科技对IP核质量的广泛投资、全面的技术支持以及强大的IP开发方法使设计人员能够降低整合风险,并加快上市时间。



评论


相关推荐

技术专区

关闭