首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> fpga soc

fpga soc 文章 进入fpga soc技术社区

MG24助力Waites开发适用于工业物联网和AI的传感器

  • Silicon Labs(亦称“芯科科技”)超低功耗、多协议的MG24 SoC为Waites公司的工业物联网状态监测(Condition Monitoring)传感器提供了理想的网状网络无线连接解决方案。凭借卓越的射频接收器灵敏度(高达20 dBm的输出功率),内置更大的Flash和RAM内存以及集成人工智能和机器学习(AI/ML)硬件加速器,MG24 SoC保证了一流的低延迟无线连接,是数据密集型(Data-Intensive),远程,电池供电传感器的理想选择。动态的工业世界需要迅速的行动和决策,特别是
  • 关键字: 芯科科技  MG24 SoC  工业物联网状态监测  

爱芯元智发布新一代IPC SoC芯片AX630C和AX620Q

  • AI视觉芯片研发及基础算力平台公司爱芯元智宣布,发布新一代IPC SoC芯片产品AX630C和AX620Q,以领先行业水平的高画质、智能处理和分析等能力受到关注。搭载新一代智眸4.0和新一代通元4.0,支持实时真黑光受益于网络摄像机的大范围普及,IPC SoC芯片作为主要的智慧城市管理芯片之一,被认为是未来发展的主流。同时,随着网络视频摄像头向高清化、智能化方向发展,IPC市场也对SoC芯片提出了更高的要求,具备高图像质量、算法兼容性好、低功耗等优势的IPC SoC更受市场青睐。依托自研爱芯智眸AI-IS
  • 关键字: 爱芯元智  IPC SoC  

Altera MAX10: 时钟分频

  • 时钟分频在之前的实验中我们已经熟悉了小脚丫的各种外设,掌握了verilog的组合逻辑设计,接下来我们将学习时序逻辑的设计。====硬件说明====时钟信号的处理是FPGA的特色之一,因此分频器也是FPGA设计中使用频率非常高的基本设计之一。一般在FPGA中都有集成的锁相环可以实现各种时钟的分频和倍频设计,但是通过语言设计进行时钟分频是最基本的训练,在对时钟要求不高的设计时也能节省锁相环资源。在本实验中我们将实现任意整数的分频器,分频的时钟保持50%占空比。1,偶数分频:偶数倍分频相对简单,比较容易理解。通
  • 关键字: 时序逻辑  时钟分频  FPGA  Lattice Diamond  小脚丫  

Lattice MXO2: 时钟分频

  • 时钟分频在之前的实验中我们已经熟悉了小脚丫的各种外设,掌握了verilog的组合逻辑设计,接下来我们将学习时序逻辑的设计。硬件说明时钟信号的处理是FPGA的特色之一,因此分频器也是FPGA设计中使用频率非常高的基本设计之一。一般在FPGA中都有集成的锁相环可以实现各种时钟的分频和倍频设计,但是通过语言设计进行时钟分频是最基本的训练,在对时钟要求不高的设计时也能节省锁相环资源。在本实验中我们将实现任意整数的分频器,分频的时钟保持50%占空比。1,偶数分频:偶数倍分频相对简单,比较容易理解。通过计数器计数是完
  • 关键字: 时序逻辑  时钟分频  FPGA  Lattice Diamond  小脚丫  

Altera MAX10: 2位7段数码管显示

  • 数码管显示本实验将会让你熟悉小脚丫上最后一种有意思的外设七段数码管。====硬件说明====数码管是工程设计中使用很广的一种显示输出器件。一个7段数码管(如果包括右下的小点可以认为是8段)分别由a、b、c、d、e、f、g位段和表示小数点的dp位段组成。实际是由8个LED灯组成的,控制每个LED的点亮或熄灭实现数字显示。通常数码管分为共阳极数码管和共阴极数码管,结构如下图所示:图1 共阳极、共阴极数码管共阴8段数码管的信号端低电平有效,而共阳端接高电平有效。当共阳端接高电平时只要在各个位段上加上相应的低电平
  • 关键字: 数码管  FPGA  Lattice Diamond  小脚丫  

Lattice MXO2: 2位7段数码管显示

  • 数码管显示本实验将会让你熟悉小脚丫上最后一种有意思的外设七段数码管。硬件说明数码管是工程设计中使用很广的一种显示输出器件。一个7段数码管(如果包括右下的小点可以认为是8段)分别由a、b、c、d、e、f、g位段和表示小数点的dp位段组成。实际是由8个LED灯组成的,控制每个LED的点亮或熄灭实现数字显示。通常数码管分为共阳极数码管和共阴极数码管,结构如下图所示:图1 共阳极、共阴极数码管共阴8段数码管的信号端低电平有效,而共阳端接高电平有效。当共阳端接高电平时只要在各个位段上加上相应的低电平信号就可以使相应
  • 关键字: 数码管显示  FPGA  Lattice Diamond  小脚丫  

AI 处理能力快 14.7 倍,三星 Exynos 2400 芯片 NPU 信息曝光

  • IT之家 10 月 24 日消息,三星于今年 10 月 5 日在美国加州圣何塞举办的 System LSI 技术日活动中,正式宣布了 Exynos 2400 处理器,表示 CPU 性能要比 Exynos 2200 快 70%,AI 处理能力快 14.7 倍。国外科技媒体 Android Headlines 近日分享了 Exynos 2400 处理器 NPU 芯片的更多细节。报告称三星大幅优化了 NPU 芯片对非线性运算的支持,通过架构调整等优化手段,Exynos 2400 在
  • 关键字: 三星  NPU  SoC  

联发科天玑 9300 处理器跑分突破 200 万,安卓旗舰平台新高

  • IT之家 10 月 23 日消息,今日安兔兔称在后台发现了疑似联发科天玑 9300 的跑分成绩,其表现十分亮眼。从安兔兔识别到的信息来看,天玑 9300 在 CPU 部分采用了 4 个超大核 Cortex-X4 搭配 4 个大核 Cortex-A720 的架构,并没有小核心,疑似采用此前传闻的“全大核”架构;GPU 型号则是 Immortalis-G720。这台测试机内置了 16GB 内存以及 512GB 存储,运行的是 Android 14 系统,安兔兔统计到的总成绩为 2
  • 关键字: 智能手机  天玑9300  SoC  

Altera MAX10: 3-8译码器

  • 在这个实验里我们将学习如何用Verilog来实现组合逻辑。====硬件说明====组合逻辑电路是数字电路的重要部分,电路的输出只与输入的当前状态相关的逻辑电路,常见的有选择器、比较器、译码器、编码器、编码转换等等。在本实验里以最常见的3-8译码器为例说明如何用Verilog实现。3-8译码器的真值表如下:从前面的实验可以知道,当FPGA输出信号到LED为高电平时LED熄灭,反之LED变亮。同时我们可以以开关的信号模拟3-8译码器的输入,这样控制开关我们就能控制特定的LED变亮。====Verilog代码=
  • 关键字: 组合逻辑  FPGA  Lattice Diamond  Verilog  

Lattice MXO2: 3-8译码器

  • 在这个实验里我们将学习如何用Verilog来实现组合逻辑。硬件说明组合逻辑电路是数字电路的重要部分,电路的输出只与输入的当前状态相关的逻辑电路,常见的有选择器、比较器、译码器、编码器、编码转换等等。在本实验里以最常见的3-8译码器为例说明如何用Verilog实现。3-8译码器的真值表如下:从前面的实验可以知道,当FPGA输出信号到LED为高电平时LED熄灭,反之LED变亮。同时我们可以以开关的信号模拟3-8译码器的输入,这样控制开关我们就能控制特定的LED变亮。Verilog代码// *****
  • 关键字: 组合逻辑  FPGA  Lattice Diamond  Verilog  

苹果旗下芯片性能统计:iPhone 15 Pro 机型可媲美入门级 MacBook Air

  • IT之家 10 月 18 日消息,国外科技媒体 Macworld 混合对比了 iPhone、iPad 和 Mac 芯片性能,发现 iPhone 15 Pro 系列机型搭载的 A17 Pro 芯片,性能可以媲美入门级 MacBook Air。Mac 芯片的性能自然是最强的,其次是 iPad 和 iPhone 上所用的芯片,不过从跑分来看,iPad Pro 的性能和 MacBook Air 差别不大; 399 美元的 iPhone SE&n
  • 关键字: Apple  智能手机  SoC  

Altera MAX10: 点亮RGB三色灯

  • 在这个实验里我们将学习控制小脚丫STEP-MAX10上的RGB三色LED的显示,基本的原理和点亮LED是相似的。====硬件说明====STEP-MXO2 V2开发板上面有两个三色LED,我们也可以用按键或者开关控制三色LED的显示。这是开发板上的2个三色LED,采用的是共阳极的设计,RGB三种信号分别连接到FPGA的引脚,作为FPGA输出信号控制。当FPGA输出低电平时LED变亮,当FPGA输出高电平时LED熄灭,当两种或者三种颜色变亮时会混合出不同颜色,一共能产生8种颜色。====Verilog代码=
  • 关键字: 三色RGBLED  FPGA  Lattice Diamond  小脚丫  

Lattice MXO2: 点亮RGB三色灯

  • 在这个实验里我们将学习控制小脚丫STEP-MXO2上的RGB三色LED的显示,基本的原理和点亮LED是相似的。硬件说明STEP-MXO2 V2开发板上面有两个三色LED,我们也可以用按键或者开关控制三色LED的显示。这是开发板上的2个三色LED,采用的是共阳极的设计,RGB三种信号分别连接到FPGA的引脚,作为FPGA输出信号控制。当FPGA输出低电平时LED变亮,当FPGA输出高电平时LED熄灭,当两种或者三种颜色变亮时会混合出不同颜色,一共能产生8种颜色。Verilog代码// ******
  • 关键字: 三色RGBLED  FPGA  Lattice Diamond  小脚丫  

Altera MAX10: 点亮LED灯

  • 恭喜你拿到我们的小脚丫开发板,在这个系列教程里你将更深入学习FPGA的设计同时更深入了解我们的小脚丫。如果你还没有开始使用小脚丫,也可以从这里一步一步开始你的可编程逻辑学习。请先准备好软硬件文档,因为FPGA的设计是和硬件息息相关,会经常用到这些文档。你还必须先安装好Quartus Prime设计工具,这是用小脚丫STEP-MAX10必须用到的。 硬件说明STEP-MAX10开发板虽然很小巧,上面也集成了不少外设,在本实验里我们就看看如何用FPGA控制简单外设,如何用按键或者开关控制LED的亮和
  • 关键字: LED  FPGA  Lattice Diamond  小脚丫  

Lattice MXO2: 点亮LED灯

  • 恭喜你拿到我们的小脚丫开发板,在这个系列教程里你将更深入学习FPGA的设计同时更深入了解我们的小脚丫。如果你还没有开始使用小脚丫,也可以从这里一步一步开始你的可编程逻辑学习。请先到云盘准备好软硬件文档,因为FPGA的设计是和硬件息息相关,会经常用到这些文档。你还必须先安装好Diamond设计工具,这是用小脚丫STEP-MXO2必须用到的。1. 硬件说明STEP-MXO2 V2开发板虽然很小巧,上面也集成了不少外设,在本实验里我们就看看如何用FPGA控制简单外设,如何用按键或者开关控制LED的亮和灭。这是开
  • 关键字: LED  FPGA  Lattice Diamond  小脚丫  
共7960条 17/531 |‹ « 15 16 17 18 19 20 21 22 23 24 » ›|

fpga soc介绍

您好,目前还没有人创建词条fpga soc!
欢迎您创建该词条,阐述对fpga soc的理解,并与今后在此搜索fpga soc的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473