新闻中心

EEPW首页 > EDA/PCB > 新品快递 > Altera携手Synopsys为ASIC设计提供Nios II处理器内核

Altera携手Synopsys为ASIC设计提供Nios II处理器内核

——
作者:时间:2007-11-15来源:电子产品世界收藏

  宣布,流行的 处理器内核可通过DesignWare Star IP包提供许可给客户使用。这一新品扩展了现有的FPGA和HardCopy®结构化ASIC产品供给,帮助 用户将设计移植到标准单元ASIC。 处理器内核是应用最广泛的FPGA处理器,其客户群有5,000多家电子设备生产商,包括世界上排名靠前的OEM。

  通过DesignWare Star IP包,设计人员可以使用一流Star IP供应商开发的高性能处理器和DSP内核。利用在设计重用、知识产权(IP)封装方法以及设计流程上的核心能力,公司面向ASIC应用提供可配置、完全可综合的Nios II处理器内核。设计人员可以在代工线和工艺技术中使用该内核。结合可重用内核和一流的工具、支持和设计服务组合,以及关键的芯片系统IP构建模块,Synopsys公司为设计人员提供了可靠的基于Nios II处理器的ASIC和ASSP实施方案。

  Altera亚太区高级市场总监梁乐观说:“Nios II处理器内核是应用最广泛的FPGA处理器,而客户希望有更多的芯片实施方案选择。我们的通用Nios II处理器内核与Synopsys公司功能强大的ASIC IP和设计相结合,为满足客户需求提供了强大的解决方案。”

  Synopsys公司服务和IP营销高级总监John Koeter说:“Altera和Synopsys互相合作,在DesignWare Star IP program中加入了Nios II处理器内核,进一步扩展了该内核的ASIC客户基础和应用。现在,设计人员可以在业界标准ASIC设计流程中充分发挥Nios II的可配置和可更新优势,只通过Synopsys公司就能够满足自己在ASIC IP、支持和服务上的需求。”

  供货信息

  Synopsys公司将于2008年第一季度提供可综合的Nios II处理器内核。



评论


相关推荐

技术专区

关闭