新闻中心

EEPW首页 > EDA/PCB > 新品快递 > Synopsys IC Compiler II改变设计游戏规则后端物理设计吞吐量提高10倍

Synopsys IC Compiler II改变设计游戏规则后端物理设计吞吐量提高10倍

—— SynopsysICCompilerII改变设计游戏规则后端物理设计吞吐量提高10倍
作者:时间:2014-03-25来源:收藏

  亮点:

本文引用地址:http://www.eepw.com.cn/article/235268.htm

  设计规划速度提升了10倍,实现速度提升了5倍,容量提升了2倍 – 它们共同使吞吐量加速了10倍

  构建于全新的可扩展基础架构、时序和解析优化引擎之上

  已经在成熟和新兴的技术节点上成功生产流片

  为加速芯片和电子系统创新而提供软件、知识产权(IP)及服务的全球性领先供应商新思科技公司日前宣布:正式推出将导致游戏规则发生改变的 Compiler II,它是当前领先业界的布局和布线解决方案 Compiler™的继任产品,可用于基于成熟和新兴工艺节点的先进设计。得益于在一种全新的多线程架构上完全重构, Compiler II引入了超高容量设计规划、独特的时钟构建技术以及先进的global-analytical收敛技术。IC Compiler II通过使物理设计的吞吐量实现了10倍的加速,将产能引入到了一个全新的时代,同时它已经帮助领先客户成功流片。其中的几位客户将在用户大会(SNUG)硅谷站分享他们使用IC Compiler II的经验,该大会将在Santa Clara会议中心举办。了解早期伙伴使用IC Compiler II的经验。

  “从综合到静态时序再到物理综合,走出的创新之道已经改变了电子设计。借助IC Compiler II,我们正在接近另一个转折关头。”执行副总裁兼设计业务部总经理Antun Domic表示道:“由于面向更高速度全面重构,同时结合了全新开发的算法途径,这项全新的解决方案在吞吐量方面带来无可比拟的改善,为物理设计开启了通往全新天地的大门。”

  Synopsys的IC Compiler长期以来一直被认为是先进的高性能设计的明智之选,适用于新兴的、以及成熟的硅工艺技术节点。在几年前,当不断投资以确保IC Compiler保持其领先性时,Synopsys就开始构建一种全新的布局布线系统,其目的是使设计师的产能实现一个数量级的飞跃。Synopsys特有的各种资源组合使这项超大型任务成为可能,包括:雄厚的资源储备去维持各项并行开发的投入,先进的专业技术以追求核心算法中的根本性突破,以及广泛的客户合作提供了实际设计中的使用情况反馈并不断完善新技术,这一举措成就了Synopsys最新的布局布线解决方案IC Compiler II。Synopsys将继续加强和支持IC Compiler,为希望继续使用它的客户提供灵活的选择,在客户选定的时间点上提供升级到IC Compiler II的机会。

  IC Compiler II是一种全功能的布局布线系统,其核心是一种全新的多线程基础架构,能够处理例化单元数量大于5亿的设计。为了充分体现其“可重新思考、可重新构建和可重新使用”的开发策略,IC Compiler II基于行业标准的输入和输出格式,以及熟悉的界面和工艺技术文件,同时引进了创新设计存储功能。IC Compiler II从开发之初就关注全芯片级设计,部署新颖的设计规划功能,并使其性能提升了10倍,内存占用则减少了5倍。这使设计人员能够快速地评估多种可选芯片布局方案,以确定设计实现的最佳起点。与这些芯片级功能互补的是单元模块级的功能,它得到了一个新的global-analytical优化引擎、一个全新的时钟发生器以及独特的布线后优化算法功能所支持, 它们结合在一起共同提高了面积、时序和功耗的结果质量(QoR)。IC Compiler II还包含了IC Compiler中所采用的先进技术,例如共轭梯度布局器和ZRoute布线器。与现有的解决方案相比,IC Compiler II使运行时间平均提高5倍,所需内存平均降低2倍。通过将运行时间加速、高超的芯片布局、可实现的QoR以及高效的轻量级环境相结合,能够减少设计迭代次数,进一步提高设计产能。

  IC Compiler II开发过程也得益于与一些全球领先的设计团队的密切合作。将于2014年年中开始供货。



关键词: Synopsys IC RTL

评论


相关推荐

技术专区

关闭