新闻中心

EEPW首页 > EDA/PCB > 设计应用 > 基于FPGA技术的数字相关器的设计与实现

基于FPGA技术的数字相关器的设计与实现

作者:时间:2009-12-21来源:网络收藏

1 引 言  

本文引用地址:http://www.eepw.com.cn/article/191841.htm

同步在通信系统中占有非常重要的地位,同步系统性能的高低在很大程度上决定了通信系统的质量,甚至通信的成败。相关器是同步系统的关键部件之一,因此,要求相关器须有比其它部件更高的可靠性。实际应用中,相关器可用软件实现也可用硬件电路实现,后者更适合于高速数据通信中的相关检测。本文在总结一般设计的基础上,设计实现了一种高性能的

的一般原理如图1所示。

图1 数字相关器的一般原理

  相关器以数倍接收数据bit速率对所输入的接收数据取样,每个取样bit移入数据输入寄存器,然后逐bit地与存贮在基准寄存器中的基准字进行比较,若两者一致,输出正相关脉冲,若输入数据bit与基准字补码相一致,则输出负相关脉冲。正相关和负相关所允许的最大不一致bit数分别存贮在相关器的上限寄存器和下限寄存器里。快时钟频率一般是慢时钟的数十倍,相关计数判决在快时钟的后半周之内必须完成。因此,时序控制比较复杂,而且输出相关峰的宽度很窄(半个快时钟周期),系统工作时容易造成丢峰、漏峰等不良后果,给系统带来了潜在的不稳定因素,且增加了系统内在功耗。为此,本文提出一种用VHDL设计的在器件中实现的高速硬件相关器(无快时钟,适时运算处理)的设计方法。

超级电容器相关文章:超级电容器原理



上一页 1 2 下一页

关键词: FPGA 数字相关器

评论


相关推荐

技术专区

关闭