新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 基于FPGA的二次群数字信号分接部分功能实现

基于FPGA的二次群数字信号分接部分功能实现

作者:时间:2011-08-25来源:网络收藏

1.引言

本文引用地址:http://www.eepw.com.cn/article/150291.htm

  为了提高传输速率,扩大通信容量,减少信道数量,通常把多路复用成一路进行传输。在多种复用方式中,时分复用是一种常用的方式。时分复用是多路按照时间间隔共享一路信道进行传输。复接是把多路速率相对较低的信号通过某种协议复合成一路信号进行传输;而分接正好相反,是把一路速率相比高的信号按照对应的协议分割成发送端对应的速率相对较低的信号。为了规范复接与分接协议,ITU(国际电信联盟)根据传输速率的不同等级,将复接的信号为基群、二次群、三次群、四次群等,以我国实际应用为例,速率分别:2.048MHz、8.4.48MHz、34.368MHz、139.264MHz。本文介绍二次群信号的分接,包括帧头捕获、帧丢失告警、基群信号提取,去除插入码、负码速调整等二次群分接的关键技术。

  2.二次群帧结构介绍

  二次群帧结构如图1所示,帧长为848bit,复帧包含的比特内容如下:

  (1)帧定位10bit,表示为F11F12~F13F23,码型为1111010000;

  

  (2) 公务2bit,其中1bit(11位)用来向对端发出告警指示;另外1bit(12位)留作国内使用;

  (3)支路信息820bit,第1组为200bit(13~212),第Ⅱ组为208bit(217~424),第Ⅲ组为208bit(429~636),第Ⅳ组为204bit(645~848);

  (4) 码速调整4bit,表示为V1,V2,V3,V4(641~644位),各基群1bit,共4bit;

  (5)插入标志12bit,以C表示,填充脉冲4bit。为了使接收端能知道是否有插入及插在何处,在复接端发出插入指令的同时需要发出插入标志信号,以告知分接器有插入。目前常用的办法是定位插入。在这里规定:第1基群第1位插入标志C11在213位插入,第1基群第2位插入标志C12在425位插入,第1基群第3位插入标志C13在637位插入。由此可知:

  C11C21C31C41是第1位插入标志;

  C12C22C32C42是第2位插入标志;

  C13C23C33C43是第3位插入标志;

  插入标志信号是3位,采用3位码来组成插入标志信号,可提高标志信号的可靠性。用111表示有插入,用000表示无插入。当C11C12C13为111时,表示在641时隙的脉冲是插入脉冲;当C11C12C13为000时,表示在641时隙的脉冲是信息码。

  一帧分为4组,每组为212bit,这212bit的分配如图2所示,4个基群相似,以第1基群为例。将212bit分为4组,每组53bit。第1组的1,2,3三个码位,供插入复接器帧同步码用,以F表示;然后是50bit的信息码;Ⅱ,Ⅲ,Ⅳ组的第1位码用作标志信号,用C表示;第Ⅳ组的第2个码位就是码速调整的码位,用V表示,需要插入时,就在这个位置上插入一个不带信息的脉冲,不必插入时,这个码位仍传信息码;Ⅱ、Ⅲ、Ⅳ组的其他位置都是信息码。4个基群的第1~3个码位复接在一起,共12位,其中前10位作为复接器的帧同步码,第12位为告警指示,第12位作为备用。4个基群的插入标志信号码和码速调整比特,复接后又分别连在一起。

  


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭