新闻中心

EEPW首页 > 模拟技术 > 新品快递 > Cadence合成技术为Renesas微系统公司加快生产时间

Cadence合成技术为Renesas微系统公司加快生产时间

—— Encounter RTL Compiler 为大型、复杂的 ASIC 设计实现了结构分析功能,将利用率提高 15%,并帮助减小芯片尺寸
作者:时间:2012-12-11来源:电子产品世界收藏

  全球电子设计创新领先企业 设计系统公司 (NASDAQ:CDNS) 日前宣布 有限公司已采用 ® Encounter® RTL Compiler 用于综合实现,尤其是将复杂 设计的芯片利用率提高了 15%,面积减少了 8.4%,加速了实现周期并降低了成本。

本文引用地址:http://www.eepw.com.cn/article/139953.htm

   公司SoC 开发事业部首席专家 Kazuyuki Irie 说:“ 一直以来都在与 密切合作,共同开发最佳的网表分析流程,以够在早期就发现设计中潜在的结构性问题和缺陷。Encounter RTL Compiler 解决了长久以来我们一直在纠结的问题。 在我们以前的流程中,每次我们分析和解决拥塞热点和可布通率问题时,我们都会需要额外的布局布线周期。 Cadence的实现技术为我们提供了更快速、更高效的芯片生产方式。”

  在目前的 设计开发中,对具有超大范围、高速、复杂设计的需求越来越高,Renesas 一直关注于 设计的高密度布局、高速和缩短实现周期。过去,在完成布局和布线阶段之后,对公司的工程师来说再去解决那些严重的布通率变得非常困难,从而导致更长的实现周期;如果工程师发现了布线的拥塞热点,他们将被迫重新运行布局和布线工具,以帮助实现最大利用率、调整布局拥塞、空间规划和电路优化。

  Encounter RTL Compiler 具有在流程早期实现一个网表的结构性分析环境的独特能力。 这使 Renesas 工程师能够在执行布局和布线之前在其设计中发现有结构性问题。 通过采用该方法,他们减少了实现周期并简化了热点拥塞,使其能够进一步提高利用率并减小芯片尺寸。

  在Renesas 已经生产了多个 ASIC 芯片中(最小可达28 纳米),与公司以前采用的方法相比,其总体利用率提高了近15%。 通过利用 Encounter RTL Compiler,Renesas成功在一个较短的周期内完成了多个复杂的 ASIC 设计,同时减少了芯片尺寸。

  Cadence 芯片实现事业部研发高级副总裁 Chi-Ping Hsu 博士说:“与许多其他技术公司一样,Renesas 希望获得上市时间和成本上的优势。 作为 Cadence RTL至签核流程中的关键技术,RTL Compiler 提供了独特功能,可以加快产品的上市时间,同时满足目前严格的芯片尺寸要求。”



评论


相关推荐

技术专区

关闭