首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> verilog hdl

verilog hdl 文章 进入verilog hdl技术社区

基于串口通讯的Verilog设计

  • 1 串口通信基本特点随着多微机系统的应用和微机网络的发展,通信功能越来越显得重要。串行通信是在一根传输线上一位一位地传送信息.这根线既作数据线又作联络线。串行通信作为一种主要的通信方式,由于所用的传输线少
  • 关键字: Verilog  串口通讯    

基于Verilog HDL语言的32X8 FIFO设计

  • 摘要:介绍了FIFO的基本概念、设计方法和步骤,采用了一种新颖的读、写地址寄存器和双体存储器的交替读、写机制,实现了FIFO的基本功能,同时使本32X8 FIFO拥有可同时读、写的能力,完全基于Verilog HDL语言实现了电路功能
  • 关键字: Verilog  32X8  FIFO  HDL    

基于Verilog HDL语言的CAN总线控制器设计及验证

  • 摘要:在此利用VerilogHDL设计了一款CAN总线控制器,首先根据协议把整个CAN总线控制器划分为接口逻辑管理、寄...
  • 关键字: CAN总线  控制器  FPGA  Verilog  HDL  

Verilog HDL设计自动数据采集系统

  • 随着数字时代的到来,数字技术的应用已经渗透到了人类生活的各个方面。数字系统发展在很大程度上得益于器件和集成技术的发展,著名的摩尔定律(Moores Law)的预言也在集成电路的发展过程中被印证了,数字系统的设计理
  • 关键字: Verilog  HDL  自动  数据采集系统    

基于Verilog HDL语言的CAN总线控制器设计及验证

  • 摘要:在此利用Verilog HDL设计了一款CAN总线控制器,首先根据协议把整个CAN总线控制器划分为接口逻辑管理、寄存器逻辑和CAN核心模块3个模块,然后用Verilog HDL硬件描述语言设计了各个功能模块,并使用Modelsim软件
  • 关键字: 控制器  设计  验证  总线  CAN  Verilog  HDL  语言  基于  

基于ESL并采用System C和System Verilog的设计流程

  •  ESL解决方案的目标在于提供让设计人员能够在一种抽象层次上对芯片进行描述和分析的工具和方法,在这种抽象层次上,设计人员可以对芯片特性进行功能性的描述,而没有必要求助于硬件(RTL)实现的具体细节。 当今
  • 关键字: System  Verilog  ESL  设计流程    

科锐发布Verilog-A无线射频器件模型

  • 科锐公司(Nasdaq: CREE)宣布推出适用于 GaN 无线射频器件的全新 Verilog-A 非线性器件模型,该模型专为安捷伦的 ADS 以及 AWR 的 Microwave Office 等领先无线射频设计平台而研发。全新器件模型能够支持更为复杂的电路仿真,包括最新宽带调制包络分析和4G 蜂窝通信的多模式无线射频功率放大器。
  • 关键字: 科锐  无线射频  Verilog-A  

基于Verilog实现电器定时开关控制

  • 1、前言随着当今社会工作和生活节奏的加快,人们对许多电器、仪器、设备的自动化要求也越来越高,但现 ...
  • 关键字: Verilog  电器  定时开关  控制  

Verilog代码验证的全面性与代码覆盖率分析

  • Verilog代码验证的全面性与代码覆盖率分析,对于复杂的设计来说,Verilog代码覆盖率检查是检查验证工作是否完全的重要方法,代码覆盖率(codecoverge)可以指示Verilog代码描述的功能有多少在仿真过程中被验证过了,代码覆盖率分析包括以下分析内容。1、语句覆
  • 关键字: 代码  分析  覆盖率  验证  Verilog  全面性  

Verilog串口UART程序

  • Verilog串口UART程序,==========================================================================
    //-----------------------------------------------------
    // Design Name : uart
    // File Name : uart.v
    // Function : S
  • 关键字: 程序  UART  串口  Verilog  

采用Verilog的数字跑表设计

  • 本节通过Verilog HDL语言编写一个具有“百分秒、秒、分”计时功能的数字跑表,可以实现一个小时以内精确至百 ...
  • 关键字: Verilog  数字跑表  

Verilog模拟PS2协议的方法

  • Verilog模拟PS2协议的方法,PS2协议读键盘值相当简单嘛,比模拟SPI、I2C简单多了...下面介绍一下具体过程.1.明确接线关系,只需接4根线,VCC要+5V,3.3我测试过不能用,时钟和数据线要用bidir双向口线,FPGA可以不用外接上拉电阻。另外,USB键盘
  • 关键字: 方法  协议  PS2  模拟  Verilog  

可以将第三方的IP(来自VHDL或Verilog)吸纳到NI Fl

  • 如果适配器模块是由NI公司开发的,那么不需要任何VHDL或其他硬件描述语言的经验。所有的FPGA编程均通过NI LabVIEW FPGA模块和NI-RIO驱动程序软件以图形化的方式完成。如果该适配器模块是由第三方开发的,则或许提供定
  • 关键字: FlexRIO  Verilog  VHDL  IP    

MATHWORKS推出基于MATLAB生成HDL代码的产品

  • MathWorks近日宣布推出HDL Coder,该产品支持MATLAB 自动生成 HDL 代码,允许工程师利用广泛应用的 MATLAB 语言实现 FPGA 和 ASIC 设计。MathWorks还宣布推出了HDL Verifier,该产品包含用于测试 FPGA 和 ASIC 设计的 FPGA 硬件在环功能。有了这两个产品,MathWorks现在可提供利用 MATLAB 和 Simulink 进行 HDL 代码生成和验证的能力。
  • 关键字: MathWorks  FPGA  HDL  

基于FPGA和Verilog的液晶显示控制器设计

  • 液晶显示器由于具有低压、微功耗、显示信息量大、体积小等特点,在移动通信终端、便携计算机、GPS卫星定位系统等领域有广泛用途,成为使用量最大的显示器件。液晶显示控制器作为液晶驱动电路的核心部件通常由集成电路
  • 关键字: 控制器  设计  液晶显示  Verilog  FPGA  基于  
共205条 10/14 |‹ « 5 6 7 8 9 10 11 12 13 14 »

verilog hdl介绍

Verilog HDL是一种硬件描述语言(HDL:Hardware Discription Language),是一种以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示数字逻辑系统所完成的逻辑功能。   Verilog HDL和VHDL是目前世界上最流行的两种硬件描述语言,都是在20世纪80年代中期开发出来的。前者由Gateway Design Aut [ 查看详细 ]

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473