平台FPGA的兴起随着Virtex系列在片上系统(SoC)应用中的广泛应用,赛灵思(Xilinx)公司引入了平台FPGA(Platform FPGA)的概念。作为领先的可编程逻辑供应商,赛灵思公司利用其基于Virtex的支持可编程逻辑、I/O和计算处理的多功能器件,帮助业界涉足并确立了基于FPGA的SoC设计方法。通过实现大量基于FPGA的RISC处理器和处理器内核,赛灵思在这方面已经证实了自己的实力。最早的例子是于1991年实现Philip Freidin的RISC4005/R16 FPGA处理器。Vi
关键字:
FPGA Xilinx
摘 要: 本文介绍了用FPGA实现的FIR算法,并对这种算法应用于汽车动态称重仪表中的结果做了分析。实践证明此算法用于动态称重具有良好的效果。关键词: FPGA;FIR;动态称重引言车辆在动态称重时,作用在平台上的力除真实轴重外,还有许多因素产生的干扰力,如:车速、车辆自身谐振、路面激励、轮胎驱动力等,给动态称重实现高精度测量造成很大困难。若在消除干扰的过程中采用模拟方法滤波,参数则不能过大,否则将产生过大的延迟导致不能实现实时处理,从而造成滤波后的信号仍然含有相当一部分的噪声。所以必须采用数字滤波消
关键字:
FIR FPGA 动态称重
日前(4月7日~8日)在甫结束的日本2004年英特尔IDF论坛中,英特尔首度展示了480Mbps的UWB无线传输,打破该公司在去年实现的252Mbps纪录。据日经BP社消息,英特尔是采用FPGA设计LSI收发器,这代表着可以使用CMOS技术,以低成本生无线USB收发器,无线传输技术是多频带OFDM(版本0.8),所用频率3GHz~5GHz,使用3个528MHz的频带
关键字:
英特尔 FPGA Wisair
Altera宣布与中国成都电子科技大学合作成立成都规模最大的可编程单芯片系统联合实验室和培训中心, 有两个教室及100台电脑及网络工作室, 拥有先进的内置设备。Altera同时更为这所一流大学捐赠了价值四十三万美金的最新版本Quartus II开发软件及相应的Nios嵌入式系统开发套件。开幕仪式当天, 电子科技大学学术会议中心高朋满座,电子科技大学与ALTERA签订协议共建EDA-SOPC联合实验室,同时,艾睿电子、ALTERA与校院共同为三方共建培训中心揭牌。ALTERA全球副总裁李彬先生在致词中说,“
关键字:
Altera EDA IC设计
EDAC(EDA Consortium)的Market Statistics Service(MSS)发表2003年第4季度的全球EDA市场规模调查,达10亿2100万美元,比上年同一季度增加了13%。EDAC 指出, 这是自从2001年第1季度以来首次比上年同一季度增加10%以上,也是事隔两年再次突破10亿美元大关,可见得EDA产业在受IT泡沫化影响後终於恢复了元气
关键字:
EDA EDAC
Cadence设计系统公司(纽约证券交易所代码:CDN)今日宣布, 安捷伦科技有限公司使用Cadence
关键字:
Cadence EDA IC设计
英飞凌科技中国有限公司(FSE/NYSE代码:IFX)宣布,其在中国最新的IC 设计中心和新的下属机构——英飞凌科技(西安)有限公司在西安正式成立。这个行动标志着公司业务稳步扩张并将在中国市场长期开展业务。作为第一个进驻西安IC设计基地的全球十大半导体厂商,英飞凌的投资也将为中国西部高科技产业的发展注入一股强劲的推动力。坐落于西安高科技园区,新的IC 设计中心将发挥战略优势,在为英飞凌旗下所有业务集团提供集成电路设计方面发挥重要作用,其中主要集中于为通讯、自动化和工业电子业务集团开发创新应用。这将有助于英
关键字:
英飞凌 EDA IC设计
摘要:本文在说明全数字锁相环的基础上,提出了一种利用FPGA设计一阶全数字锁相环的方法,并给出了关键部件的RTL可综合代码,并结合本设计的一些仿真波形详细描述了数字锁相环的工作过程,最后对一些有关的问题进行了讨论。关键词:全数字锁相环;DPLL;FSK;FPGA 引言锁相环(PLL)技术在众多领域得到了广泛的应用。如信号处理,调制解调,时钟同步,倍频,频率综合等都应用到了锁相环技术。传统的锁相环由模拟电路实现,而全数字锁相环(DPLL)与传统的模拟电路实现的PLL相比,具有精度高且不受温度和电压影响,环路
关键字:
DPLL FPGA FSK 全数字锁相环
2003年,Wim Roelandts 成为董事会主席。Bernie Vonderschmitt 离职:公司的最后一个创始人为我们留下了宝贵的财富。
关键字:
赛灵思 FPGA
2003年,推出 Spartan-3 系列产品。世界上首款 90nm FPGA 也是世界上成本最低的 FPGA。Spartan-3 技术让我们领先竞争者一大步,并使我们处于领先高级半导体制造商的地位。
关键字:
赛灵思 FPGA Spartan-3
2003年7月14日,为期30天的中国科学院EDA中心IC设计高级培训班正式开课。EDA中心主任叶甜春同志主持开课仪式,中国科学院高技术局局长桂文庄到会祝贺并讲话。EDA中心举办此次高级培训班的目的,是要建立中国科学院自身的高级EDA专业技术队伍和技术支撑体系,为提升中国科学院IC与电子系统设计研究水平,充分利用一流的软件平台做出一流的创新成果,奠定人才基础。因此,参加本次高级培训班的学员都是从中国科学院相关研究所的年轻科研骨干中挑选而来。本次培训高级培训班将聘请全球著名EDA公司Synopsys公司和M
关键字:
人才 EDA IC设计
2003年,赛灵思完成了主要扩展,并且宣布将欧洲总部设在都柏林。
关键字:
赛灵思 FPGA
摘要:对照一般通用FIFO的外部控制线,以及视频服务器应用的具体要求,设计完成用CPLD和外部SRAM构成的大容量、廉价、高速FIFO,除了可以满足视频服务器码流缓冲的需要外,也可以作为一个通用的大容量FIFO。关键词:视频服务器、码流平滑、FPGA/CPLD、FIFOThe design of FIFO consisted of CPLD and SRAMRen Sanjun Hu WenjieDSP Center of Institute of Acoustics, Chinese Academy
关键字:
视频服务器、码流平滑、FPGA/CPLD、FIFO 存储器
随着集成电路制造业的飞速发展,传统的设计方法越来越受到严峻的挑战。每年设计技术的进步大约滞后制造技术20%。在器件的特征线宽进入深亚微米以后,这个矛盾显得越发的突出。主要表现在系统的集成度越来越高,使得单个芯片的复杂度成倍提高,随之而来的是设计周期无限期增加,时序的收敛问题更加棘手。从而使得IC(集成电路)的设计不能满足制造的需要。为了弥和这两者之间的鸿沟,一系列崭新的设计方法被提了出来。本文将试图就未来几年中IC设计方法学及其工具的发展中的某些热点问题作一些探讨。一、 IP的引入令传统的自顶向下设计方法
关键字:
IC EDA IC设计
摘要:本设计以Winbond公司的W78E58单片机为系统的控制核心,采用最新的FPGA设计技术,并应用Averlogic公司的大容量图像存储FIFO使采样控制模块和显示控制模块相对独立,从而使本仪器具有很高的集成化程度、很强的设计灵活性。同时,由于FPGA的大容量允许采用较复杂的数据处理,从而大大提高了诊断仪的成像质量。关键词 B超 反射法 FPGA FIFO前言改革开放以来,全国人民生活水平日益提高,健康越来越受到人们的高度重视。眼睛是心灵的窗户,眼睛的健康对人们来说更是重要。眼病的
关键字:
B超 FIFO FPGA 反射法 设备诊断类
fpga-cpld-eda介绍
您好,目前还没有人创建词条fpga-cpld-eda!
欢迎您创建该词条,阐述对fpga-cpld-eda的理解,并与今后在此搜索fpga-cpld-eda的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473