- 摘 要:本文提出了一种LED点阵屏实现256级灰度显示的新方法。详细分析了其工作原理。并依据其原理,设计出了基于FPGA 的控制电路。关键词:256级灰度;LED点阵屏;FPGA;电路设计
引言256级灰度LED点阵屏在很多领域越来越显示出其广阔的应用前景,本文提出一种新的控制方式,即逐位分时控制方式。随着大规模可编程逻辑器件的出现,由纯硬件完成的高速、复杂控制成为可能。
逐位分时点亮工作原理所谓逐位分时点亮,即从一个字节数据中依次提取出一位数据,分8次点亮对应的像
- 关键字:
256级灰度 FPGA LED点阵屏 电路设计 发光二极管 LED
- 摘 要:本文提出了一种高效的复信号处理芯片的设计方法。本芯片是某雷达信号处理机的一部分,接收3组ADC的输出复数据,依次完成去直流、加窗、512点FFT、求功率谱和累加3组信号的功率谱等功能。在这5种功能中,加窗、512点FFT和求功率谱复用一个蝶形单元。本芯片由单片FPGA实现,计算精度高、速度较快,满足雷达系统的实时处理要求。关键词: FFT;蝶形单元;块浮点;功率谱; FPGA
引言复信号处理芯片是某雷达系统的一部分。雷达系统的实时处理特点要求芯片运
- 关键字:
FFT FPGA 蝶形单元 功率谱 块浮点
- 微电子学的发展彻底改变了计算机的设计:集成电路技术增加了能够安装到单个芯片中的元器件数目及其复杂度。因此,采用这种技术可以构建低成本、专用的外围器件,从而迅速地解决复杂的问题。
- 关键字:
FPGA 脉动 阵列
- EDA协会(EDAC)日前发表的一份市场数据服务报告显示,EDA行业的营收在2004年首次跨越了40亿美元的大关,其增长率为3%,正好与2003年相对2002年的增长率相同。 EDAC的报告称,2004年全球EDA行业的营收为40.19亿美元,超过了2003年的39.11亿美元。2004年第四季度的10.78亿美元也比上年同季增长3%;总体产品及维护(不含服务)收入比上年同季增长3%,并创下单季10.11亿美元的最高记录。 &nb
- 关键字:
EDA EDA IC设计
- IEEE(美国电子电器工程师协会)正式批准成立EDA(电子设计自动化)委员会。 IEEE C-EDA最终批准成立于6月,对IEEE会员来说,这是一个莫大的喜讯。C-EDA的成立为EDA事业广纳贤才,不仅能有效促进类EDA科学活动的发展,而且加深了各个学科间的交流。 协会称,C-EDA体现了多学科理念,采用CAD工具完成整合电子电路系统设计,其中包括硬件的各方位设计、分析、验证以及嵌入式软件系统的完善等等。
- 关键字:
EDA IC设计
- 摘要:本文给出了一个基于CPLD高速超声车距报警器系统设计。关键词:车距报警器;CPLD;双口RAM 引言 为减少汽车碰撞事故的发生,汽车碰撞技术在近年发展很快。汽车避撞技术首先需要解决的问题是汽车之间的安全距离,当汽车与汽车之间的距离小于安全距离时,就应该能够自动报警。本文给出了高速防撞器的核心部分:车距报警器的设计方法。笔者设计了一款安装于车前/车尾的便携式系统,能在汽车停车、倒车以及行使过程中自动监控汽车与其它汽车、人和障碍物之间的距离,如果距离小于规定的安全距离
- 关键字:
CPLD
- 全球IC设计商业模式的喉舌全球 IC 设计与委外代工协会 (FSA) 宣布了“2004 年第四季度全球IC设计业的融资与财务报告"之结果。该报告显示,2004 年IC设计总收入为 330 亿美元,年增长率为 27%。 以地区分布來看,美国IC设计公司占 2004 年第四季度全球总收入的 75%,其次台湾占 20%,欧洲占 3%,日本占 2%。 尽管IC设计行业的
- 关键字:
FSA EDA IC设计
- 2005年3月15日,由《电子设计应用》(Electronic Design&Application World-Nikkei Electronics China)杂志社主办的“移动通信IC设计应用高级技术研讨会”在上海新国际博览中心举行。该研讨会邀请了国内外移动通信领域知名厂商的技术专家,演讲内容涵盖了目前移动通信IC领域的热点技术。大唐电信CEO魏少军博士、ARM(中国)高级技术经理费浙平分别就通信专用集成电路发展的新驱动力以及永远互联应用中的设计技术做了全面深入的分析。同时,安捷伦科技、
- 关键字:
研讨会 EDA IC设计
- 摘 要:本文介绍了高速ADC AD9430的功能,详细说明了使用高速FPGA来控制AD9430构成高速(140MSPS)、高精度(12位)数据采集系统的设计方法,并给出了具体实现的系统框图和测试结果。关键词:数据采集;FPGA;AD9430引言结合实际任务的要求,本文提出了一种基于AD9430的高速数据采集系统,主要用于采集雷达回波。在这个系统中,选用高速逻辑器件控制A/D转换和FIFO存储,同时通过FPDP(Front Panel Data Port)总线将采集的数据发送出去。由
- 关键字:
AD9430 FPGA 数据采集
- 摘 要:本文介绍了应用于磁轴承的双DSP热备容错控制方案,该方案采用时钟同步技术,由总线表决模块实现系统的容错处理,硬件判决模块实现硬件故障判断。由中心仲裁模块根据两判决模块的结果进行复杂的仲裁,并完成切换和完善的报警逻辑,从而提高了磁轴承控制系统的可靠性。关键词:容错;磁轴承; 控制器; CPLD; DSP引言电磁轴承(AMB)是利用可控电磁吸力将转子悬浮起来的一种新型高性能轴承,具有无接触、无摩擦、高速度、高精度、不需润滑和密封等一系列特点,在交通、超高速超精密加工
- 关键字:
CPLD DSP 磁轴承 控制器 容错
- 摘 要:本文介绍了基于PCI专用芯片PCI9054和CPLD的DVB码流接收系统的硬件设计。该设计采用了PCI9054+CPLD的数字处理方案,并采用一种新的方法更高效地利用双端口RAM,保证了高速、大容量数据流的实时处理。关键词:DVB;PCI;CPLD;双端口RAM;WDM模式 前言通过PC接收DVB(数字视频广播)码流已成为一项新的多媒体数据接收技术。因此,设计基于PC平台的DVB码流接收卡,是数字广播电视发展的需要。由于DVB传输流的平均传输速率为6
- 关键字:
CPLD DVB PCI WDM模式 双端口RAM 存储器
- 摘 要:本文在分析了非对称同步FIFO的结构特点及其设计难点的基础上,采用VHDL描述语言,并结合FPGA,实现了一种非对称同步FIFO的设计。关键词:非对称同步FIFO;VHDL;FPGA;DLL;BlockRAM引言FIFO是一种常用于数据缓存的电路器件,可应用于包括高速数据采集、多处理器接口和通信中的高速缓冲等各种领域。然而在某些应用,例如在某数据采集和处理系统中,需要通过同步FIFO来连接8位A/D和16位数据总线的MCU,但是由于目前同步FIFO器件的输入与输
- 关键字:
BlockRAM DLL FPGA VHDL 非对称同步FIFO 存储器
- 摘 要:本文提出了一种利用边沿触发鉴相缩短锁相环捕获时间的方案,并详细介绍了该方案基于FPGA的实现方法。通过对所设计的锁相环进行计算机仿真和硬件测试,表明该方案确实可以提高锁相环的捕获性能。关键词:数字锁相环(DPLL);捕获时间;FPGA;VHDL引言捕获时间是锁相环的一个重要参数,指的是锁相环从起始状态到达锁定状态所需时间。在一些系统中,如跳频通信系统,由于系统工作频率不断地发生快速变化(每秒几百次到几千次,甚至高达上万次),要求锁相环能够对信号相位快速捕获。因此
- 关键字:
FPGA VHDL 捕获时间 数字锁相环(DPLL)
- 摘 要:本文根据Gollmann密钥流发生器的原理和伪随机序列产生的程序,利用VHDL语言和CPLD,设计出Gollmann密钥流发生器。该发生器满足一般的加密要求,可以保护信息传输的安全。关键词:Gollmann ;VHDL ;CPLD;伪随机序列引言对通信数据进行加密的方法可分为两大类:软加密和硬加密。其中硬加密具有加密强度大、可靠性高等特点。本文根据流密码发生器原理,用CPLD设计出了Gollmann流密码发生器。原理密码安全的伪随机序列发生器用于流密码时十分理想
- 关键字:
CPLD Gollmann VHDL 伪随机序列
- 介绍一种利用微控制器动态配置CPLD器件的方法。将配置文件存放在存储器中,配置文件中的控制代码驱动在微处理器中运行的配置引擎;将配置文件中的配置信息通过JTAG口移入CPLD,实现器件的动态配置
- 关键字:
CPLD 器件 动态配置 系统
fpga-cpld-eda介绍
您好,目前还没有人创建词条fpga-cpld-eda!
欢迎您创建该词条,阐述对fpga-cpld-eda的理解,并与今后在此搜索fpga-cpld-eda的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司

京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473