首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> fpga)

二维FIR滤波器的FPGA实现

  •   O 引言   二维有限长单位脉冲响应滤波器(2D—FIR)用于对二维信号的处理,如在通信领域中广泛采用2D-FIR完成对I、Q两支路基带信号的滤波[1]。由于涉及大量复数运算并且实时性要求高,如果不对算法作优化在技术上很难实现。目前主要设计方案是利用FPGA厂商提供的一维FIR知识产权核(IP),组成二维滤波器[2]。这种方案没有考滤复数运算的特点,不可能在算法上优化,而且IP核的内部代码是不可修改的,因此在不同厂商的器件上不可移植。2D_FIR的复数运算都需转成实数运算来实现的,而其中
  • 关键字: FIR滤波器  FPGA  

基于FPGA分布式算法的低通FIR滤波器的设计与实现

  •   0 引言   传统数字滤波器硬件的实现主要采用专用集成电路(ASIC)和数字信号处理器(DSP)来实现。FPGA内部的功能块中采用了SRAM的查找表(lo-ok up table,LUT)结构,这种结构特别适用于并行处理结构,相对于传统方法来说,其并行度和扩展性都很好,它逐渐成为构造可编程高性能算法结构的新选择。   分布式算法是一种适合FPGA设计的乘加运算,由于FPGA中硬件乘法器资源有限,直接应运乘法会消耗大量的资源。本文利用了丰富的存储器资源进行查找表运算,设计了一种基于分布式算法低通FI
  • 关键字: FPGA  滤波器  DSP  

基于FPGA 的FIR 数字滤波器设计方案

  •   本文简要介绍了FIR数字滤波器的结构特点和基本原理,提出基于FPGA和DSP Builder的FIR数字滤波器的基本设计流程和实现方案。   在Matlab/Simulink环境下,采用DSP Builder模块搭建FIR模型,根据FDATool工具对FIR滤波器进行了设计,然后进行系统级仿真和ModelSim功能仿真,其仿真结果表明其数字滤波器的滤波效果良好。通过SignalCompiler把模型转换成VHDL语言加入到FPGA的硬件设计中,从QuartusⅡ软件中的虚拟逻辑分析工具SignalT
  • 关键字: FPGA  FIR  数字滤波器  

零基础学FPGA(五)Verilog语法基基础基础(下)

  •   9、关于任务和函数的小结,挑几点重要的说一下吧   (1)任务具有多个输入、输入/输出和输出变量,在任务重可以使用延迟、事件和时序控制结构,在任务重可以调用其它任务和函数。与任务不同,函数具有返回值,而且至少要有一个输入变量,而且在函数中不能使用延迟、事件和时序控制结构,函数可以条用函数,但是不能调用任务。   (2)在声明函数时,系统会自动的生成一个寄存器变量,函数的返回值通过这个寄存器返回到调用处。   (3)函数和任务都包含在设计层次中,可以通过层次名对他们实行调用。这句话什么意思啊?
  • 关键字: FPGA  Verilog  

零基础学FPGA(四)Verilog语法基基础基础(中)

  •   我们接着上篇文章继续学习,上次提到了两种赋值语句,让我们接着往下学。   1、块语句   块语句包括两种,一个是顺序块,一个是并行块。   (1)顺序快   顺序快就好比C语言里的大括号“{ }”,在Verilog语法中,用begin…end代替。这里只需要知道,在begin…end中间的语句是顺序执行的就行了。   (2)并行块   并行块可以算是一个新的知识点,与顺序块最大的不同就是并行块中的语句是同时开始执行的,要想控制语句的先后顺
  • 关键字: FPGA  Verilog  

零基础学FPGA(三)Verilog语法基基础基础(上)

  •   这几天复习了一下Verilog的语法知识,就借此写写我对这些东西的想法吧。感觉呢,是和C语言差不多,具有C语言基础的朋友学起来应该没什么问题,和C语言相同的地方就不说了吧,重点说一下不同点吧。   1、模块的结构   模块呢,是Verilog的基本设计单元,它主要是由两部分组成,一个是接口,另一个是逻辑。下面举一个小例子说明一下:   module xiaomo (a,b,c,d);   input a,b;   output c,d;   assign c=a|b;   assign
  • 关键字: FPGA  Verilog   

示波器高刷新率是如何炼成的

  •   之前有一篇文章提到《为何示波器厂商从不提及刷新率》,讲述了市面上各示波器厂商在刷新率参数上的市场现状。而很多示波器用户无不关心示波器的刷新率指标,近期我司FAE在与客户交流时,很多客户对ZDS2022示波器具有33万次帧/秒的高刷新率很感兴趣,这样高的刷新率到底是怎样做出来的呢?   什么是波形刷新率?   波形刷新率又叫波形捕获率,指的是每秒钟波形刷新的次数,表示为波形数每秒(wfms/s)。事实上,示波器从采集信号到屏幕上显示出信号波形的过程,是由若干个捕获周期组成的。一个捕获周期包括采样时间
  • 关键字: 示波器  ZDS2022  FPGA  

基于FPGA的无损图像压缩系统设计

  •   摘要:本文简要介绍了图像压缩的重要性和常用的无损图像压缩算法,分析了快速高效无损图像压缩算法(FELICS)的优势,随后详细分析了该算法的编码步骤和硬件实现方案,最后公布了基于该方案的FPGA性能指标。和其他压缩算法相比该方案可极大地减小无损图像压缩系统所需的存储空间和压缩时间。   引言   随着信息技术的巨大革新,数据存储和传输开始在人类生活中变得越来越重要,数据压缩技术因而应运而生,它不仅能减少数据存储所需的空间还可以缓解传输带宽的压力。数据压缩可以分为有损压缩和无损压缩两种,其中有损压缩技
  • 关键字: FPGA  图像压缩  像素点  GOLOMB-RICE  存储器  201501  

2015:工业与汽车电子展望

  •   摘要:通过走访部分电机驱动、汽车电子、测试测量的领先厂商,展望了相关领域的发展趋势。   电机驱动的关键词:高效、一对多和远程控制   纵观2014年,电机控制的发展速度虽然不像消费品那样迅猛,但是一直在不断进步,比如近两年大热的FOC控制和家电变频化,以及因传感器的一些弊端引发的无传感器控制需求,业界都有很强烈的兴趣。   Microchips公司16位单片机产品部产品营销经理Erlendur Kristjansson指出,在接下来几年,采用梯形波或6步逆变器控制的BLDC电机正转向依靠无传感
  • 关键字: 汽车电子  电机驱动  MCU  FPGA  201501  

2015:物联网引领芯片厂商创新

  •   摘要:通过对部分行业有代表性的芯片和软件厂商的走访,折射了2015年及今后物联网芯片的技术和产品走势。包括从技术上,不可忽略大数据的分析/云计算。对部分芯片厂商来说,实际上更关心每个小数据的收集是否安全、可靠。另外,物联网对传感器、传感器枢纽芯片等提出了挑战,并需要良好的能量采集芯片,也需要系统更加节能。物联网的热门研发领域是可穿戴,需要芯片在性能、小型化等方面进行创新。   IoT带来两个意想不到的趋势   Altera公司总裁、CEO兼董事会主席John Daane:当我们展望2015年时,发
  • 关键字: 物联网  以太网  WiFi  FPGA  大数据  云计算  201501  

零基础学FPGA(二)关于触发器

  •   太书面化的话我就不说了啊,有些东西就像书上写的,真的看着看着就想睡觉了,还是大白话直白哈。   1、关于触发器的分类   触发器呢大体可以按这几个部分分类:1、按晶体管性质分,可以分为BJT集成电路触发器和MOS型集成电路触发器。2、按工作方式分,可分为异步工作方式和同步工作方式,异步工作方式也就是不受时钟控制,像基本RS触发器,同步方式就是受时钟控制,称为时钟触发器。3、按结构方式分,可分为维持阻塞触发器,延边触发器,主从触发器等。4、按逻辑功能分,可分为RS触发器,JK触发器,D触发器,T触发
  • 关键字: FPGA  触发器  

零基础学FPGA (一) 关于我和FPGA

  •   刚开始也不知道写点什么,毕竟我才刚刚认识FPGA不久,也写不出什么东西,就写点关于我的经历吧,反正又不是写书~就随便扯点,就当是我的博客的开篇吧!   我现在是一名大二的学生,读的是一所普通重点本科,也就是非211啦!专业呢,是通信工程。在大学待了也差不多一年半了,给我的整体感觉是,大学丰富的生活是有了,丰富的课余活动甚至冲散了当时我念高中时对理想的追求。一年前,我抱着对大学的无比崇敬迈进了大学校门,刚来嘛,当然要做个乖孩子,每天早上起很早去早读,每次上课都坐第一排,下了课去自习室写个作业,晚上回去
  • 关键字: FPGA  DSP  Labview  

迎向SDN与NFV FPGA早已做好准备

  •   网路速度与资料讯息呈现暴炸性的成长,从资料中心、网通乃至于电信业者无不被这样的发展洪流所影响,这也使得晶片业者们开始采取了一些动作,FPGA(可编程逻辑闸阵列)领导供应商Xilinx(赛灵思)可以说是其中之一。        Xilinx有线通讯部门总监Gilles Garcia指出,近年来相当热门的SDN(软体定义网路)与NFV(网路功能虚拟化)预计将在2015年创造近100亿美金的产值,这对于相关产业而言,无疑是相当大的机会。他进一步谈到,看待SDN或是NFV,还是可以分成软体
  • 关键字: Xilinx  SDN  NFV  FPGA  

美高森美与 New Wave DV合作开发用于以太网和光纤通道解决方案的创新网络产品和IP内核

  •   致力于在电源、安全、可靠和性能方面提供差异化半导体技术方案的领先供应商美高森美公司(Microsemi Corporation) 宣布与New Wave Design & Verification (New Wave DV)合作开发网络硬件和光纤通道IP内核。现在,PMC/XMC 卡和IP内核均可用于美高森美的SmartFusion2® SoC FPGA和IGLOO2® FPGA器件,能够为用以太网和/或光纤通道的新型国防、航空航天、企业网络和存储应用加快开发周期。   美高
  • 关键字: 美高森美  FPGA  DDR3  

京微雅格:打破高端通用芯片“硅谷神话”

  •   4家美国公司用近9000项专利构筑的知识产权壁垒,让60多家企业先后折戟,巨额投入付之东流……这样的领域,足以让后来者望而却步。然而,一家中国公司却另辟蹊径,精研知识产权规则,自主开发出FPGA芯片并实现了量产,成为世界上硅谷以外唯一成功的挑战者。   FPGA,现场可编程逻辑门阵列,代表了国家重大科技专项“核高基”中的“高”——高端通用芯片中的一种,京微雅格的董事长兼CEO刘明博士更愿意叫它&ldq
  • 关键字: 京微雅格  芯片  FPGA  
共6404条 138/427 |‹ « 136 137 138 139 140 141 142 143 144 145 » ›|

fpga)介绍

您好,目前还没有人创建词条fpga)!
欢迎您创建该词条,阐述对fpga)的理解,并与今后在此搜索fpga)的朋友们分享。    创建词条

热门主题

关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473