首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> fpga soc

fpga soc 文章 进入fpga soc技术社区

利用AMSVF进行混合信号SoC的全芯片验证

  •   引言   近年来,消费电子和个人计算市场的发展增加了对于更强大且高度集成的芯片产品的需求。低成本、低功耗、复杂功能和缩短上市时间的需要,让越来越多的IC设计采用了SoC技术。   在这些SoC电路中,由于包含了数据转换器、功率管理及其它模拟电路,混合信号设计不可避免并且越来越多。在混合信号SoC设计中,为了避免芯片重制,确保一次性流片成功,全芯片混合信号验证成为关键一环。传统上,在复杂的混合信号SoC设计中,不同团队分别独立验证数字和模拟组件,并不进行全芯片综合验证,其主要原因是没有足够强大的ED
  • 关键字: SoC  AMSVF  混合信号  数据转换器  UPS  

ATM流量控制器IP核的设计和实现

  •   0 引言   ATM异步传递方式是建立在电路交换和分组交换基础上的一种面向连接的快速分组交换技术,它采用定长分组作为传输和交换的单位,并具有端到端QOS保证、完善的流量控制和拥塞控制,以及较好的技术综合能力等优势,这些都是目前的IP技术所不及的。和传统的STM电路相比,ATM技术对数据交换中猝发分组的适应能力和传输线路的利用率都是很高的。虽然,由于灵活性和价格的原因,ATM技术没有获得预期的成功,但其流量控制机制对当前变长分组骨干网的流量控制还是具有重要的参考价值,所以有必要对ATM的流量控制及其实
  • 关键字: IP核  ATM  流量控制器  CPLD  FPGA  

基于FPGA的通信系统基带验证平台的设计

  •   1 引言   在通信领域尤其是无线通信方面,随着技术不断更新和新标准的发布,设计者需要一个高速通用硬件平台来实现并验证自己的通信系统和相关算法。FPGA(现场可编程门阵列)作为一种大规模可编程逻辑器件,体系结构和逻辑单元灵活、集成度高、适用范围宽,并且设计开发周期短、设计制造成本低、开发工具先进并可实时在线检验,广泛应用于产品的原型设计和产品生产。   与传统的DSP(数字信号处理器)或GPP(通用处理器)相比,FPGA在某些信号处理任务中表现出非常强的性能,具有高吞吐率、架构和算法灵活、并行计
  • 关键字: FPGA  通信  基带验证  DSP  GPP  

AES算法的快速硬件设计与实现

  •   信息安全是计算机科学技术的热点研究领域,数据加密则是信息安全的重要手段。随着可编程技术的飞速发展及高速集成电路的不断出现,采用FPGA实现加密算法已受到越来越广泛的关注和重视[1][2]。与传统的软件加密方法相比,硬件加密的优点是:(1)安全性好,不易被攻击;(2)计算速度快,效率高;(3)成本低,性能可靠。加密系统中体现数据传输速度的一个重要性能指标是数据吞吐量,计算公式为:(数据长度M/时钟个数N)×时钟频率F。提高数据吞吐量是改善加密系统性能的关键,也是加密算法硬件实现技术的重要内容
  • 关键字: FPGA  AES  信息安全  数据加密  

惠瑞捷推出适用于V93000平台的Inovys 硅片调试解决方案

  •   惠瑞捷半导体科技有限公司日前推出Inovys™硅片调试解决方案,以满足更高效调试的需求,加速新的系统级芯片 (SoC)器件的批量生产。惠瑞捷全新的解决方案把革命性的Inovys FaultInsyte 软件和具有可扩充性和灵活性惠瑞捷V93000 SoC测试系统结合在一起。这是一款集成式解决方案,通过把电路故障与复杂的系统级芯片上的物理缺陷对应起来,可以大大缩短错误检测和诊断所需的时间。它明显地缩短了制造商采用90 nm(及以下)工艺调试、投产和大批量生产所需的时间。   由于复杂的系统
  • 关键字: 芯片  SoC  惠瑞捷  Inovys  硅片  

FPGA协处理器的优势

  • FPGA协处理器的优势,传统的、基于通用DSP处理器并运行由C语言开发的算法的高性能DSP平台,正在朝着使用FPGA预处理器和/或协处理器的方向发展。这一最新发展能够为产品提供巨大的性能、功耗和成本优势。
  • 关键字: 优势  处理器  FPGA  

片上系统(SOC)设计流程及其集成开发环境

  •   片上系统(SOC——System-On-a-Chip)是指在单芯片上集成微电子应用产品所需的全部功能系统,其是以超深亚微米(VDSM-Very Deep Subnicron)工艺和知识产权(IP——Intellectual Property)核复用(Reuse)技术为支撑。SOC技术是当前大规模集成电路(VLSI)的发展趋势,也是21世纪集成电路技术的主流,其为集成电路产业和集成电路应用技术提供了前所未有的广阔市场和难得的发展机遇。SOC为微电子应用产品
  • 关键字: SOC  片上系统  ARM  RISC  嵌入式系统  

相同的硬件,不同的应用

  •   本文于2008年5月6日收到。Marcelle Douglas:拥有美国加州国立大学的计算机科学研究生学位。   面对当今电子设计行业的诸多压力,电子设计人员应该做些什么呢?将注意力放在产品智能上,并提升电子生态系统可能是最好的答案。器件连通性与硬件角色的变化密切相关,因此其重要性日益突显。 变幻莫测的电子市场   电子设计的乐趣到哪儿去了?这是大多数电子产品设计人员现在心中存在的疑问。他们必须了解比过去更多更新的科学技术,如果这还不够的话,诸如制造业的全球化、离岸外包等较大规模的行业趋
  • 关键字: 电子设计  产品智能  FPGA  嵌入式  200807  

单片机和工业无线网络

数字拷贝机的FPGA设计

  •   光盘拷贝机通常由一台CD-ROM驱动器、数台CD-R或CD-RW刻录机和一个拷贝控制器组成。拷贝控制器首先从CD-ROM驱动器中读出源盘数据,然后将数据流分多路传输到各个刻录机,控制所有的刻录机同步刻录CD-R光盘。目前市场上的光盘拷贝机主要有联机拷贝机、脱机拷贝机和自动拷贝机三种类型。   (1)联机拷贝机   联机光盘拷贝机由一台通用PC机和一个装有SCSI接口刻录机的塔式机箱组成,塔箱与PC机之间用SCSI电缆相连。联机拷贝机使用PC机作为光盘拷贝机控制器,并利用专门的CD-R拷贝软件将刻录
  • 关键字: FPGA  数字拷贝机  CPLD  CPU  DMA  

基于NiosII的多通道PWM信号测量/产生器节点设计

  • 针对于列车控制系统半实物仿真平台测速测距模块的多通道PWM信号测量/产生的要求,提出了一种利用NiosII软核处理器替代通讯用MCU的智能多通道PWM信号测量/产生器的设计方案。
  • 关键字: NiosII  PWM  FPGA  SOPC  200807  

基于FPGA的QPSK及OQPSK信号调制和解调电路设计

  •   0 引言   调制识别技术在军事、民用领域都有十分广泛的应用价值,近年来一直受到人们的关注。随着更多调制方式的使用,调制识别技术也在不断向前发展,并应用于各个领域。   数字调制信号又称为键控信号,调制过程可用键控的方法由基带信号对载频信号的振幅、频率及相位进行调制。这种调制的最基本方法有3种:振幅键控(ASK)、频移键控(FSK)、相移键控(PSK)。根据所处理的基带信号的进制不同,它们可分为二进制和多进制调制(M进制)。多进制数字调制与二进制相比,其频谱利用率更高。其中QPSK(即4PSK)是
  • 关键字: FPGA  数字调制信号  调制识别  QPSK  

C语言平台 缩短SoC前期设计时间

  •   结构探索作业结束后,再整合客户的要求规格,评估客户提出的规格时,此时为防与止晶片出现怪异现象,除了动作等级的System C之外,必需使用低抽象度RTL(Register Transfer Level)等级的设计资料。一旦取得客户的许可后就可以同时进行System C的硬体、软体设计。由于C语言平台设计方式使用了,C语言演算、System C模型和RTL模型等多种模型,因此必需维持模型之间的理论等价性,然而实际上「形式验证工具」还未达到实用阶段,必需使用一般理论模拟分析,验证上述设计资料的等价性,其中
  • 关键字: C语言  SoC  

SOC芯片设计与测试

  •   摘要:SOC已经成为集成电路设计的主流。SOC测试变得越来越复杂,在设计时必须考虑DFT和DFM。本文以一SOC单芯片系统为例,在其设计、测试和可制造性等方面进行研究,并详细介绍了SOC测试解决方案及设计考虑。 关键词:单芯片系统;面向测试设计;面向制造设计;位失效图;自动测试设备     引言     以往的系统设计是将CPU,DSP,PLL,ADC,DAC或Memory等电路设计成IC后,再加以组合变成完整的系统,但现今的设计方式是
  • 关键字: SOC  单芯片系统  面向测试设计  面向制造设计  位失效图  自动测试设备  

Flash外部配置器件在SOPC中的应用

  •   1 Flash在SOPC中的作用   Flash在SOPC中的作用主要表现在两方面:一方面,可用Flash来保存FPGA的配置文件,从而可以省去EPCS芯片或解决EPCS芯片容量不够的问题。当系统上电后,从Flash中读取配置文件,对FPGA进行配置。另一方面,可用Flash来保存用户程序。对于较为复杂的SOPC系统,用户程序一般较大,用EPCS来存储是不现实的。系统完成配置后,将Flash中的用户程序转移到外接RAM或片内配置生成的RAM中,然后系统开始运行。   2 Flash编程的实现  
  • 关键字: FPGA  SOPC  Flash  RAM  NiosII  
共7968条 465/532 |‹ « 463 464 465 466 467 468 469 470 471 472 » ›|

fpga soc介绍

您好,目前还没有人创建词条fpga soc!
欢迎您创建该词条,阐述对fpga soc的理解,并与今后在此搜索fpga soc的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473