新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > SHARC处理器的起源和演进

SHARC处理器的起源和演进

——
作者:Paul Wheeler GP-DSP部日本区域总监 时间:2009-09-25 来源:电子产品世界 收藏

  内核能够在一个周期内以高达40MHz的速度执行计算,并且增加了I/O,能够在不增加任何内核开销的条件下,在外设和双端口4Mb SRAM存储器之间高速传输数据。

本文引用地址:https://www.eepw.com.cn/article/98491.htm

  为了进一步提高最终用户的系统性能和可扩展性,设计团队着手创建允许多系统能共享数据并且开销很小的机制。在外部端口逻辑中增加了一个簇总线控制器,可以无缝地进行间的并行数据通信,每个簇最多可以有6个处理器。这种突破性技术允许系统架构师以高达240MBps的带宽从主处理器向指定从处理器的内存直接传送大量数据,或使用广播模式向簇中的所有从器件直接发送数据。

  使用的链路端口专利技术还能实现处理器间的高速通信。每个ADSP-21060集成了6个独立的链路端口用于点到点通信,因此可以实现额外的240MBps的I/O带宽。

  

 

  由于具有这种真正平衡的架构和扩展功能,处理器被广泛用于运算强度大的应用,如医疗成像、军事雷达和电子游戏机。



关键词: ADI SHARC 处理器

评论


相关推荐

技术专区

关闭