新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > FPGA电路动态老化技术研究

FPGA电路动态老化技术研究

作者: 时间:2011-03-31 来源:网络 收藏
电路加载配置过程的流程和原理进行研讨,设计了 电路动态的试验方法,并在工程实践中得到了成功的实现和运用。

虽然这里设计的电路和配置过程针对Xilinx 公司的Qpro Hi-Rel系列电路,但是对其他系列和其他公司的动态配置也有参考作用。本方法虽然实现了动态的目的,但还是存在着缺陷:现有电路的内部门数已经超过了100万门,一般的配置程序只能占用FPGA 电路的部分内部资源,并且用到的D 触发器多了,则移位寄存器就少,通常是顾此失彼,因此要做到100%的动态试验还存在着一定的困难。


上一页 1 2 下一页

关键词: FPGA XQV100 Virtex 老化 xilinx

评论


相关推荐

技术专区

关闭