新闻中心

EEPW首页 > EDA/PCB > 设计应用 > LS码及其FPGA的实现

LS码及其FPGA的实现

作者: 时间:2009-11-11 来源:网络 收藏

3 的下载测试
完成了设计输入和仿真后,就可以进行的下载测试,所针对的是基于Xilinx Spartan2S-300E的芯片的硬件环境。图6~图8是使用FLUKE199C型示波器观测到的波形。其中,图6是C码和S码分别扩频后的串行模块serial_out输出,图中的每一虚线单元格对应10 μs,可以粗略算出此时的串行速率大约为1 Mb/s,与所需1.024 Mb/s基本吻合。

图7和图8分别是C码和S码解扩后的输出与原始的数据码元IN的比较,可以大致估算出Cout和Sout的数据速率大约为64 Kb/s,测试结果表明所设计正确,硬件平台运行稳定。


4 结 语
本文通过对在FPGA中的实现进行了研究,介绍了的构造和相关性,主要介绍了构造的算法验证,FPGA的设计输入、仿真以及下载测试,仿真和测试的结果表明所设计的输出正确,达到了预期的目的。今后的工作主要包括LS码在FPGA中的调制、解调、同步等算法的实现。


上一页 1 2 3 下一页

关键词: FPGA LS码

评论


相关推荐

技术专区

关闭