富士通率先在中国引入28nm SoC设计服务和量产经验

图4.富士通半导体领先的28nm IP引人注目。

图5. 富士通半导体IP路线图:Peripheral IP/Functional IP。

图6. 富士通半导体IP路线图:ARM Core。
富士通半导体的IP分为两种,一种是富士通半导体自己开发的IP,另一种是从第三方购买的IP。在对IP的管理上,富士通半导体有它独特的流程和方法,即IPV (IP Verification flow),遵循这样独特的设计和验证流程就可以保证打上富士通Logo的IP的质量。这样就在客户和第三方IP提供商之间又加了一道保险。
本文引用地址:https://www.eepw.com.cn/article/139951.htm“举个例子,富士通半导体和其他设计公司对IP设计要求的标准不同,我们验证的corner会特别多,要求非常严格。这样要pass这么多的corner,就一定要设计出非常有质量的IP才可以,这是和其他公司的不同。还有验证平台的成熟度,验证的覆盖率都是决定IP质量的关键因素,而富士通半导体本身又是一个IDM的公司,我们有自己的IC产品,对产品的严格质量管控是长久以来的传统和立身之本。这也适用于我们的IP和我们为客户定制的ASIC。”富士通半导体刘哲表示。
此外,富士通半导体经过严格评估和量产验证的广泛IP能够省去客户去和不同IP供应商谈判的精力和时间。由于富士通半导体拥有众多合作伙伴和非常大的客户群,因此能够拿到更具优势的价格,这对资金压力巨大的SoC设计厂商来讲无疑非常重要。从芯片的风险角度讲,一旦芯片出现IP的质量问题,客户也无需为此而在各个IP供应商之间周旋。从成本角度,富士通半导体所提供的打包IP方案也会帮助节省客户初期的IP 投入。
评论