新闻中心

EEPW首页 > 消费电子 > 新品快递 > 飞利浦采用 65纳米低功耗 CMOS 工艺

飞利浦采用 65纳米低功耗 CMOS 工艺

——
作者: 时间:2006-03-15 来源: 收藏
实现一次成功的消费产品 SoC

飞利浦的 SoC 采用低功耗设计技术,为消费产品提供丰富的多媒体体验和卓越的易用性

飞利浦公司宣布已成功实现一次成功的65纳米片上系统(SoC),可以满足诸如 3G 手机和高性能液晶电视在内的下一代移动多媒体和家庭娱乐产品对复杂设计的需求,从而巩固了自己在消费产品应用低功耗 CMOS 技术上的领先地位。

飞利浦的新芯片是第一个真正面向消费产品、65纳米低功耗 CMOS 工艺的SoC,采用具有 IEM™(智能能量管理)技术的 ARM1176JZF-S™ 处理器、512 K 字节高速低功耗可擦写存储器(scratch-pad memory)、高速通信端口以及关键模拟IP块。它被设计为一个平台,来揭示下一代消费产品将能够提供哪些丰富的多媒体体验以及直观而简单的操作。它已经成为飞利浦公司正在进行的新型65纳米CMOS SoC高级开发阶段的核心。

飞利浦半导体公司高级副总裁兼首席技术官Ren


关键词: 单片机

评论


相关推荐

技术专区

关闭