新闻中心

EEPW首页 > EDA/PCB > 业界动态 > ST和Synopsys演示90nm SATA IP

ST和Synopsys演示90nm SATA IP

——
作者:时间:2005-11-11来源:收藏
意法半导体和Synopsys近日联合宣布,两家公司将利用的90纳米MIPHY(多接口PHY)物理层接口宏单元和Synopsys的DesignWare? SATA主控制器知识产权(IP)进行一项串行ATA(SATA)的互操作性测试。对于在系统芯片(SoC)设计内集成SATA功能的设计师,SATA互操作性测试有助于降低集成风险,加快产品投放市场的速度。
 和Synopsys合作开发的解决方案完全符合SATA集成规范2.5修订版的规定,包括支持最新的功能,例如,本机命令队列(NCQ)和3Gbps(千兆位每秒)传输速度。MIPHY测试芯片已经能够达到6Gbps的传输速度,为SATA和SAS标准的下一次升级铺平了道路。
Synopsys解决方案部营销副总裁Guri Stark说:“Synopsys是互连知识产权的市场领导者,通过与意法半导体密切合作,我们将合作开发的SATA解决方案带到了标准合格测试大会。意法半导体的MIPHY证实的互操作性表明,DesignWare? SATA 主控制器核心是设计人员在应用设计内集成SATA功能的一个高质量低风险的解决方案。”
数据存储部总经理Roberto Fantechi说:“通过与Synopsys密切合作,我们才能够实现并在Plugfest大会上对MIPHY的互操作性进行全面的验证。我们对宏单元的性能表现非常地满意,甚至在噪声很高的环境,以及最恶劣的电压和温度条件下,宏单元都能表现出优异的性能。”
关于Synopsys DesignWare SATA 主控制器核心
DesignWare Cores SATA主控制器核心是一个高质量的经过硅产品验证的用于简化系统芯片集成的IP核心设计,这个IP核心将深受市场欢迎的AHB?的标准用于主机接口和可配置的PHY/link接口,支持多种工业应用物理层接口。Synopsys 提供大量的成套的参数,以便用户在不同需求的系统中集成该IP。借助这些有参数,设计工程师能够优化逻辑门数量,缩短IP集成时间。
关于ST 90nm MIPHY
ST于今年初宣布了90纳米制造工艺的MIPHY宏单元制造成功,同时证实该产品具有出色的抖动性能,这个性能是SATA控制器的一个关键因素。MIPHY的设计是与其它功能一起集成到磁盘驱动器的系统芯片(SoC)内,因为MIPHY的多标准功能,磁盘驱动器制造商可以制造和库存一个能够控制运行不同协议的磁盘驱动器的IC芯片,此外,MIPHY还支持串行连接SCSI(SAS)、光纤通道(Fibre Channel)和PCI Express串口标准,以及SATA协议。MIPHY进一步丰富了ST种类齐全的经过硅验证的90纳米制造工艺的IP模块组合,该模块正在ST位于法国的Crolles2制造厂批量生产。
MIPHY取得了极低的功耗,在3Gbps工作速率时,功耗不到150mW,远远低于竞争解决方案;当传输速率达到6Gbps时,功耗也只提高到大约170mW。抖动性能同样非常优异,测量到随机抖动数值不到2微微秒(2ps),总抖动(随机抖动+确定性抖动)不到50微微秒。抖动是对定时中的有害变化的一种测量方法,随着传输速率提高,抖动容限开始变窄,优异的抖动性能是维持高传输效率的关键。
SATA的设计是用于消除限制传统并联ATA总线传输入速度的电气特性,ST的物理层宏单元执行数据串行化和串行转换成并行的功能,提供一个到连接层的20位以及10位数据宽度的并行接口,宏单元能够以一个主机或设备的身份运行,能够直接驱动外部信号,无需增添外部组件。
关于SATA
串行ATA是并行ATA(PATA)接口标准的替代标准,新标准的特点是速度更高,功耗更低。不过,新标准直到最近才被几乎所有的台式机和笔记本电脑的硬盘驱动器所采纳。基于SATA技术的存储设备的优点是:传输速度更快,升级更简易,配置更容易。串行ATA国际组织(SATA-IO)是一个由众多的知名公司创办的独立的非赢利性能组织,该组织的插拔测试大会SATA-IO Plugfest汇聚从事串行ATA研发设计的各类厂商,通过提供互操作性测试评估他们的产品健康状况,为串行ATA技术的推广应用起到催化剂的作用。


关键词: ST

评论


相关推荐

技术专区

关闭