新闻中心

EEPW首页 > EDA/PCB > 新品快递 > 安华高科技推出采用65 nm CMOS工艺的SerDes

安华高科技推出采用65 nm CMOS工艺的SerDes

——
作者:时间:2007-09-03来源:EEPW收藏
Avago Technologies()宣布,已经在纳米(工艺技术上取得17 Gbps SerDes(串行/解串)的高性能输出。持续其在SerDes技术的领导地位,Avago最新一代的工艺技术能够节省高达25%的功耗和空间。拥有接近4,500万通道数的SerDes总出货量,Avago在提供可靠高性能知识产权(IP)上拥有辉煌稳定的纪录,现在更以 工艺上经验证的17 Gbps SerDes性能将ASIC设计极限推升到更高层次。

Avago SerDes内核的模块化架构和多重速率处理能力具有相当好的延展性,同时高灵活度的电源管理选择也为系统制造商带来高达40%的功耗节省,相当适合以太网交换器/路由器以及存储交换应用。这项SerDes技术可以支持各种广泛的标准,例如PCI-Express、光纤通道(1GFC - 16GFC)、CX-4、XAUI/ CEI-6G、XFI以及802.3ap等,同时也适合芯片间互连以及背板式架构应用。Avago的ASIC技术同时也提供有内置BERT,带来通道比特错误率的优化,而片上高速监测范围更可以让系统设计人员在时域上查看芯片内部所接收的信号。

「Avago领先市场推出高性能SerDes IP的能力再一次展现在17 Gbps内核的推出上,」Avago科技ASIC产品事业部副总裁James Stewart表示,「通过 硅芯片经实际验证的性能表现,我们已经取得了满足先进企业用户越来越高密度和速度需求的良好战略地位。」

Avago在系统层级架构的定义初期就已经为产品加入了各种测试功能,同时也考虑到线路制造测试、功能测试、系统通电和纠错以及现场诊断等多种功能,取得能够以更快速度将高可靠性高带宽网络和存储系统投放市场的成果。
linux操作系统文章专题:linux操作系统详解(linux不再难懂)


评论


相关推荐

技术专区

关闭