新闻中心

EEPW首页 > 汽车电子 > 设计应用 > 基于FPGA实现FIR滤波器的研究

基于FPGA实现FIR滤波器的研究

——
作者:时间:2007-02-06来源:电子技术应用

基于实现的研究
武汉大学电气工程学院(430072) 郭晓宇 潘 登 杨同中
 
  摘 要:针对在中实现的关键——乘法运算的高效实现进行了研究,给出了将乘法化为查表的算法,并采用这一算法设计了。通过仿真验证,证明了这一方法是可行和高效的,其实现的滤波器的性能优于用DSP和传统方法实现的FIR滤波器。最后介绍了整数的表示和还处于研究阶段的根据FPGA实现的要求改进的最优表示。
  关键词:FPGA FIR滤波器

  数字滤波器是语音与图像处理、模式识别、雷达信号处理、频谱分析等应用中的一种基本的处理部件,它能满足滤波器对幅度和相位特性的严格要求,避免模拟滤波器所无法克服的电压漂移、温度漂移和噪声等问题。有限冲激响应(FIR)滤波器能在设计任意幅频特性的同时保证严格的线性相位特性。
  目前FIR滤波器的实现方法有三种:利用单片通用数字滤波器集成电路、DSP器件和可编程逻辑器件实现。单片通用数字滤波器使用方便,但由于字长和阶数的规格较少,不能完全满足实际需要。使用DSP器件实现虽然简单,但由于程序顺序执行,执行速度必然不快。FPGA有着规整的内部逻辑阵列和丰富的连线资源,特别适合于数字信号处理任务,相对于串行运算为主导的通用DSP 芯片来说,其并行性和可扩展性更好。但长期以来,FPGA一直被用于系统逻辑或时序控制上,很少有信号处理方面的应用,其原因主要是因为在FPGA中缺乏实现乘法运算的有效结构。现在这个问题得到了解决,使FPGA在数字信号处理方面有了长足的发展。
1 分布式运算原理
  分布式算法()早在1973年就已经被Croisier提出来了,但是直到FPGA出现以后,才被广泛地应用在FPGA中计算乘积和。
  一个线性时不变网络的输出可以用下式表示:


  
  假设系数c[n]是已知常数,x[n]是变量,在有符号DA系统中假设变量x[n]的表达式如下:


  
  重新分别求和(也就是分布式算法的由来),其结果如下:


  
  从(1)式可以发现,分布式算法是一种以实现乘加运算为目的的运算方法。它与传统算法实现乘加运算的不同在于执行部分积运算的先后顺序不同。分布式算法在实现乘加功能时,是通过将各输入数据的每一对应位产生的部分积预先进行相加形成相应的部分积,然后再对各个部分积累加形成最终结果的,而传统算法是等到所有乘积已经产生之后再来相加完成乘加运算的。与传统串行算法相比,分布式算法可极大地减少硬件电路的规模,提高电路的执行速度。它的实现框图如图1(虚线为流水线寄存器)所示。


2 用分布式原理实现FIR滤波器
2.1 串行方式
  当系统对速度的要求不高时,可以采用串行的设计方法,即采用一个DA表、一个并行累加器和少量的寄存器就可以了。
  在用LUT实现串行分布式算法的时候,假设系数为8位,则DA表的规模为2N


关键词: CSD DA FIR滤波器 FPGA

评论

技术专区

关闭