新闻中心

EEPW首页 > EDA/PCB > 新品快递 > 新思科技推出突破性ECO解决方案PrimeClosure,助力设计效率提升10倍

新思科技推出突破性ECO解决方案PrimeClosure,助力设计效率提升10倍

—— 为基于先进工艺的HPC、AI、汽车和移动芯片设计提供更快的设计收敛路径
作者:时间:2022-10-14来源:电子产品世界收藏

近日,(Synopsys, Inc.)宣布推出突破性的黄金签核,旨在解决工程设计收敛时间过长的问题,从而提高先进电子设计效率,实现更佳功耗、性能和面积(PPA)目标。解决方案将行业领先的ECO签核解决方案——PrimeECO™和新思科技Tweaker™ ECO——与多种突破性的创新技术相结合,实现更快的ECO收敛时间,同时兼顾高容量和PrimeTime®黄金签核精度。与传统的ECO流程相比,早期客户采用解决方案实现了时序提高45%、功耗降低10%、ECO迭代次数减少50%、设计效率提升10倍。

本文引用地址:http://www.eepw.com.cn/article/202210/439097.htm

Socionext全球开发事业群后端开发部总经理Kenta Sokawa表示:“我们专注于汽车、数据中心、网络和智能设备等领域的大型先进节点设计,因此ECO的快速周转时间对于我们实现业务成功至关重要。新思科技解决方案将我们的周转时间加快了5倍以上,使用的机器内存减少了3倍,所需的机器资源减少了5倍。这些初步成果令人振奋,我们希望与新思科技开展进一步合作,携手突破传统的ECO挑战,将大型设计项目的设计收敛效率提升10倍以上。”

新思科技PrimeClosure解决方案已可供早期客户使用,预计将于2022年12月全面上市。

加速设计收敛

数据中心、便携设备、汽车电子、人工智能和物联网等应用领域都对PPA提出了更高的要求。先进工艺节点的发展产生了新物理规则和影响PPA的新效应。深亚微米设计的规模和复杂性都非常巨大,因此为修复问题而进行的每一次分析和ECO优化都需要更长时间,并消耗更多的计算资源。处理大量违例并推进收敛以将其减少至零,是ECO的一个重要挑战。

新思科技PrimeClosure解决方案具备创新的针对性优化功能,能够极大地改善PPA、时序、时钟网络、压降、变异性和老化等设计指标。该解决方案与新思科技Fusion Compiler™ RTL-to-GDSII解决方案、新思科技PrimeTime静态时序分析解决方案紧密集成,能够实现黄金签核精度,从而提供完整流程以加快大型设计项目的设计收敛和上市时间。

借助其创新的千兆芯片层次化设计技术,新思科技PrimeClosure解决方案能以相对较少机器数量,针对具有十亿级规模标准单元和数百种分析场景的设计进行无缝扩展,从而实现业界领先的快速设计周转时间。它的优化剪枝技术可以有效筛选数以千计的场景和数以百计的层次化模块,减少需要优化的数据集数量,最终使设计周转时间加速超过40%,减少高达60%的内存消耗。

优化“最后一英里”先进芯片设计收敛

“最后一英里”的设计优化对于实现最佳PPA至关重要。对此,新思科技PrimeClosure解决方案可以直接使用业界领先的新思科技数字设计系列产品(Digital Design Family)中逐步启用且不断增加的布局、布线、参数提取、物理验证、等效检查和签核技术。此外,新思科技PrimeClosure解决方案集成了Ansys RedHawk-SC数字电源完整性签核解决方案,实现了突破性的自动化后期黄金签核时序,可准确计算和修复高达50%的后期动态压降违例,并在不影响芯片时序的情况下极大程度地提高能效比。这种单一环境的设计收敛套件可以确保每一项变更都得到充分实现和验证,并为布局、布线和时序协同优化创造新机会,从而实现传统设计收敛流程无法达到的PPA优化效果。

新思科技数字设计事业部工程高级副总裁Jacob Avidan表示:“提高超收敛设计效率需要能够在巨大设计空间中快速且有效地优化 PPA 目标的创新解决方案。新思科技PrimeClosure产品为业界提供了一个突破性的黄金签核,使开发者能够自信地找到设计收敛的最快路径,因此公司能够在更短的时间内完成更多的工作。” 



评论


相关推荐

技术专区

关闭