新闻中心

EEPW首页 > 测试测量 > 设计应用 > NAND FLASH在储存测试系统中的应用

NAND FLASH在储存测试系统中的应用

作者:时间:2011-05-17来源:网络收藏

  图3是从K9K8G08UOM存储器中存入数据以后通过上位机软件读取的数据。经验证,读取的数据与往K9K8G08UOM存储器中写入的数据一致。


  2 FLASkI Memory的硬件部分

  本设计当中,的数据输入输出口、控制端口通过调理电路与FPGA的端口相连,图4所示是其硬件连接电路。

  从图4中可知,的数据输入输出端口I/00~7、控制端口/CE、是通过芯片SN54LV245与FPGA相连;的控制端口cLE、ALE、/WE、/RE通过芯片SN54LV245和芯片74HCl4与ITGA相连。其中F-CLE、F-ALE、F—WE、F-RE、F—CE、F-R/Bur是FPGA的I/O口,是FPGA逻辑的输入输出口。CLE、ALE信号是FLASH存储器命令、地址锁存使能信号,/WE是保证命令、地址、数据能否及时正确的写入FLASH的信号,/RE信号控制着数据的读取,这些信号的精确度关系着FLASH存储、读数功能的实现。所以,这些信号的好坏直接关系着FLASH的正常工作。经实践的电路调试,这些信号在传输过程中受到了其它因素的干扰,信号明显失真,在电路中加入74HCl4(非门)以后,信号会变得光滑,准确。

  芯片SN54LV245是八进制三态总线收发器,DIR=1时,总线传输方向从A→B;DIR=0时,总线传输方向从B→A。/OE是片选信号。/0E,DIR信号是由FPGA内部编程逻辑控制的。

  FL,ASH接口中,为了保证/wE、/RE、/CE、R/B控制信号初始状态无效,由硬件电路实现端口值拉高。本设计中不使用写保护功能,所以/WP端口也接上了上拉电阻。

  3 结束语

  基于闪存技术的固态存储器存储密度大,功耗小,可靠性高,体积小重量轻且成本也在不断降f氐,在航空应用中有良好的应用前景。在设计时选用大容量的NAIXD FLASH存储器大大提高了、读取速度,并且设计电路结构简单,易于修改。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭