新闻中心

EEPW首页 > 嵌入式系统 > 新品快递 > MIPS 推出新一代 Aptiv™ 处理器

MIPS 推出新一代 Aptiv™ 处理器

—— 新款 microAptiv™、interAptiv™ 和 proAptiv™ 系列内核将处理器性能提升到新的水平
作者:时间:2012-05-24来源:电子产品世界收藏

 全新的系列处理器可为家庭娱乐、网络、移动和嵌入式应用提供更高水平的性能与效率
 高性能 pro™ 内核在所有可授权处理器IP 内核中取得最高的 CoreMark/MHz 分数,并同时拥有领先的硅效率
 多线程 inter™ 内核可提供领先的性能效率,在类似的晶圆面积下达到比竞争对手更高的 CoreMark/MHz
 高效率 micro™ 内核在微控制器类内核中达到最高的 CoreMark/MHz分数,并增加 了DSP 加速和安全特性
 多家领先授权客户已获得 Aptiv™ 内核授权

本文引用地址:http://www.eepw.com.cn/article/132781.htm

为数字家庭、网络和移动应用提供业界标准处理器架构与内核的领导厂商美普思科技公司 ( Technologies, Inc)今天宣布推出了新一代 Aptiv微处理器内核,包括 proAptiv、interAptiv 和 microAptiv 系列产品,可为 目标市场提供三种不同的性能水平。

        基于32™ Release 3架构,这些新产品将增强 在家庭娱乐和网络市场的领导地位,并向海量的嵌入式系统延伸,同时成为移动市场中富有竞争力的替代解决方案。对移动设备来说,Aptiv可为平板电脑和智能手机的应用处理器提供顶尖的多核性能,为基带处理提供高效的多线程技术,并为触摸屏控制器、SIM卡和安全、以及 GPS 等嵌入式控制和应用提供入门级性能。

ProAptiv 系列的重要特征:
 领先的高端 性能与效率,超过4.4 CoreMark/MHz 和 3.5 DMIPS/MHz 1的性能,比同类竞争 内核IP 2相比明显更小的硅面积
 是高端移动设备和智能家庭娱乐产品等联网消费电子产品的应用处理器和网络应用中控制处理器的理想选择
 高效的顶级性能,可减少许多移动应用中诸如“big.LITTLE”等额外的电源管理设计开销
 比老一代MIPS32 74K™/1074K™ 超标量单核/多核产品高 60%-75% 的 CoreMark 和DMIPS 分数
 每个内核1 至多个线程高度可扩展,并能在多核同步处理系统(CPS)下实现最多可达六个内核的多核系统
 主要的架构特性和增强功能:
o 高性能多发射、深度乱序执行架构以及先进的分支预测
o 新款更高性能的浮点运算单元(FPU),与内核 1 :1 的时钟频率,双精度执行
o 单核或多核(最多为 6核)配置
o 增强性能的紧耦合第二代一致性管理器和L2 二级高速缓存控制器,实现更低的系统总延时
o MIPS ASE v2数字信号处理(DSP)架构扩展
o 高效的增强虚拟地址(EVA),32位地址下实现3GB以上 的用户空间访问

interAptiv 系列的重要特性:
 interAptiv 内核采用平衡的9级流水线设计和多线程技术,可提供领先的性能与效率,能以比同类竞争内核更小的晶圆面积实现多出 50% 以上的 CoreMark/MHz
 适合需要并行处理和对成本和功耗优化要求比较高的应用,如智能网关、LTE基带处理、SSD 控制器和汽车电子等
 每个内核具备 1 至多个线程的可扩展性解决方案,并能在多核同步处理系统(CPS)下提供最多四核的多核方案
 特性和增强功能:
o 多线程流水线实现了双虚拟处理器,可被 SMP Linux 操作系统视为两个完整的
o 硬件QoS、线程管理和线程间通信支持,能为实时应用实现最佳控制
o 增强性能的紧耦合第二代一致性管理器和L2 二级高速缓存控制器,实现更低的系统总延时
o 支持多达两个 I/O 一致性管理单元
o 内核和 CPS 级功耗管理
o L1 一级数据高速缓存、L2 高速缓存和数据 SPRAM支持 ECC
o 高效的增强虚拟地址(EVA),32位地址下实现3GB以上 的用户空间访问
o 可选的浮点运算单元
microAptiv 系列的重要特性:
 低功耗、紧凑、实时性,以广受欢迎的MIPS32 M14K™以及 microMIPS™ 代码压缩指令集架构为基础,并集成了标准 I/O 接口
 集成 DSP 和 SIMD功能,可满足工业控制、智能仪表、汽车和有线/无线通信等各种嵌入式应用的信号处理需求
 利用高效的 5 级流水线,能以 microMIPS 模式达到 3.09 CoreMark/MHz 和 1.57 DMIPS/MHz1,与竞争对手相比,性能分别高了 40% 和 25%2
 面向微控制器和嵌入式应用,可提供 MCU 和 MPU(集成Cache/MMU)产品版本
 与上一代 MIPS 内核和同类竞争产品相比,可提供更为广泛的控制和 DSP功能和性能
 新的存储保护单元以增强程序代码和数据的安全性,microMIPS 执行模式、安全调试模式和2线 cJTAG 支持
关于 CoreMark™ 基准测试

EEMBC 开发的 CoreMark 基准测试是专为测试处理器内核所设计的简单而先进的基准测试。运行 CoreMark 会产生一个分数,能让使用者在不同处理器间快速进行比较。

支持引述:

“随着新一代 Aptiv产品的推出,MIPS 将进入创新的新时代,并将大幅提升我们的竞争优势。Aptiv是我们战略性投资的成果,未来将不断持续发展。我们已将性能效率提升到了新的高度。我们上一代的内核已比竞争对手拥有更佳的性能效率,而新的 Aptiv处理器更为优异。凭借这些新内核与 MIPS 架构不断扩展的生态系统,我们将能为客户带来有助于实现差异化,并在此竞争日益激烈的市场中获得成功的解决方案。”
- MIPS 科技营销副总裁 Gideon Intrater

“MIPS 新款 proAptiv 内核获得的初步 CoreMark 基准测试分数显示,采用深度流水线设计的 不一定会受制于控制操作。EEMBC 建立 CoreMark 作为评估 CPU 性能的实际方法,比 DMIPS 更为有效。我们很高兴 MIPS 支持 CoreMark 作为评估基础 CPU 性能的新标准,并恭喜 MIPS 创下新的性能记录。”
- EEMBC 总裁 Markus Levy

“微控制器技术持续改进,以满足从低功耗移动设备到高性能网络产品等各种应用与日益剧增的处理能力需求。MIPS 的新款 Aptiv是一系列兼具性能和效率的 CPU 内核,能满足广泛的市场需求。新款 proAptiv 内核的规范展示出性能的显著改进,不但大幅提升 CoreMark/MHz,同时还保持 MIPS 架构一贯的优异功耗和面积效率。”
- The Linley Group/微处理器报告资深分析师 J. Scott Gardner

“运用 Arteris 的先进的片上网络互连技术,MIPS 的汽车和消费电子客户能为其 SoC提升性能、时序收敛、功耗和晶圆面积。我们将继续支持双方共同客户,以 MIPS 的新款Aptiv内核为基础开发先进的新一代 SoC。”
- Arteris 营销副总裁 Kurt Shuler

“Carbon 的解决方案是业界最具生产力与成本效益的统一虚拟平台方案,可帮助客户加速产品上市时间。我们的 100% 周期准确模型长期以来都支持 MIPS 内核,我们很高兴地宣布,我们也将支持新的 Aptiv 内核。由于 Carbon 的系统级建模和验证工具可支持MIPS 处理器内核,客户能进行架构分析与验证,并能在投片前完成固件优化与软硬件协同验证。”
- Carbon Design Systems 首席技术官 Bill Neifert

“Express Logic 和 MIPS 科技已合作多年,以帮助嵌入式开发人员结合我们功能强大的 ThreadX® RTOS将产品快速推向市场,ThreadX 是深度嵌入式系统的理想解决方案,代码尺寸和实时性是这些系统的重要考量。MIPS 内核采用microMIPS指令集,如新款 microAptiv 内核,可为这些系统提供优异的解决方案,我们将持续为我们的共同客户支持这些内核。此外,因为 ThreadX SMP 支持 MIPS 的多线程和多核处理技术,当设计人员开发采用这些平台的实时应用时可显著提升生产力。”
- Express Logic 首席执行官 William E.Lamie

“我们从 2001 年起便与 MIPS合作,为 广大系统设计人员提供广泛的开发工具和 RTOS 软件支持,我们期望能与 MIPS持续合作,在我们的编译器、MULTI 集成开发环境和调试仿真器中为新款 interAptiv 系列产品提供支持。”
- Green Hills Software  先进产品部门总经理 Mike Haden

“Imagination 的市场领先技术,包括 PowerVR 图形和视频以及 Ensigma 多标准通信,能与 MIPS的处理器 IP 完美结合,帮助我们的众多客户成功开发下一代SoC。运用 Imagination  的 IP,MIPS 的授权客户能开发拥有世界一流多媒体和通信性能的产品,并兼顾功耗和成本优势,这是未来移动和智能联网应用的关键,我们期望能与 MIPS 和双方的共同客户合作,以新的 Aptiv产品为基础开发新一代产品。”
- Imagination 科技营销副总裁 Tony King-Smith

“延续 Imperas 和 MIPS 的长期合作关系,我们非常高兴已经在我们的开发虚拟平台(OVP™)和多处理器/多核/多线程软件发开套件(M*SDK™)中支持新款 Aptiv 内核。MIPS 内核的指令精确性 OVP 快速模型能让使用者将这些模型集成到 OVP 和SystemC/TLM-2.0 虚拟平台环境。这些 MIPS 内核模型可支持 MIPS32 和 microMIPS 指令集,并延伸至浮点运算、DSP 和多线程功能。”
- Imperas 首席执行官 Simon Davidmann

“我们很高兴看到 MIPS 扩大其多线程内核产品组合,并恭喜它推出新款 Aptiv 处理器内核。MIPS 的多线程技术已为 Lantiq 的网关解决方案带来强大功能,让我们在降低功耗和系统成本的同时还能提供最大的性能。我们的网关解决方案可因此覆盖从成本最优化的高速以太网到功能丰富、高性能 Gb 以太网络的各种系统配置,并且是专为增强和扩展全球电信厂商 xDSL 服务市场而设计。Lantiq 的网关解决方案可帮助电信厂商符合日益增长的三网融合服务和家中 Gigabit 处理能力的需求,并能在无需牺牲系统性能的同时显著降低成本、尺寸和功率。”
- Lantiq 营销副总裁 Rainer Spielberg

“通过我们的 TRACE32® 调试仿真器,Lauterbach 可支持所有的 MIPS 处理器内核,同时我们已经可以为新的 microAptiv 内核提供完整的调试支持。我们还将支持其他的Aptiv 系列内核。通过我们与 MIPS 的合作,采用 MIPS 内核的开发人员将能获得完整的调试支持。”
- Lauterbach 全球业务与营销经理 Norbert Weiss

“Mentor很高兴能促成 Linux 和 RTOS 嵌入式系统在 MIPS 新款 Aptiv 内核上的开发工作。经过 Sourcery CodeBench 验证的 GNU 工具链可帮助开发人员轻松在Mentor嵌入式 Linex 和 Nucleus RTOS 上开发和调试嵌入式应用。开发人员能通过高效 Nucleus RTOS 的 VSMP 功能发挥 MIPS 的多线程技术。我们很高兴能持续与 MIPS进行合作,扩展我们对 MIPS 架构和工具的广泛支持。”
- Mentor嵌入式软件部门总经理 Glenn Perry

“Microchip 的嵌入式设计客户不断获益于我们与 MIPS 之间的成功合作关系。我们的32 位 PIC32 微控制器产品组合便是以业界领先的 MIPS 架构为基础。对微控制器来说,MIPS 可比竞争对手提供更优的性能与更先进的功能。我们很高兴看到 MIPS 推出最新的microAptiv 内核,以满足 32 位 DSP 性能和更多功能性的新一代应用需求。”
- Microchip 公司 MCU32 部门副总裁 Sumit Mitra

“Mobileye 在我们的 EyeQ2™ 处理器中采用 MIPS 的多线程内核开发视觉式驾驶辅助系统已获得重大成功,帮助我们达到比先前解决方案高 6 倍的性能。汽车安全应用需要极高的可靠性和实时性能。MIPS 的多线程架构可大幅提升影像处理和提供 ECC 增强可靠性,因此最能满足这些需求。我们很高兴 MIPS 持续扩展其独特且功能强大的多线程技术,我们对新款 interAptiv 内核有很高的期望。”
- Mobileye 工程资深副总裁 Elchanan Rushinek

“MIPS 的最新多线程 interAptiv 处理器内核可为许多储存和网络应用提供所需的高性能、低功率和可扩展性。多线程技术可帮助 PMC 开发优于竞争方案的产品,我们将持续开发产品,以满足客户新一代系统的需求。”
- PMC® 产品开发副总裁 Salman Ghufran

“Sonics 和 MIPS 有长期的合作关系,并已携手为双方共同客户成功完成了多款 SoC 的开发。作为全球领先的片上网络 IP 供应商,Sonics 期望扩展该合作伙伴关系,以支持MIPS 的新款 Aptiv内核。运用创新的片上网络技术,MIPS处理器内核能与SoC 上的其他 IP 模块无缝相连。今天,这已展现在 MIPS 新款 Aptiv 内核的 FPGA 构建中,其中便是采用 Sonics 的先进芯片上网络技术。”
- Sonics 业务和营销资深副总裁 Jack Browne

“Synopsys 与 MIPS 合作,以优化 MIPS 新一代处理器内核的性能。采用 Galaxy™平台,并结合已针对高性能处理器调整过的 DesignWare® 嵌入式存储和逻辑库,设计人员现在能为其 MIPS-Based SoC 最大化性能和最小化功耗。我们将持续与 MIPS 合作,以降低设计人员的集成风险,并加速将 SoC 产品推向市场。”
- Synopsys 企业营销和策略联盟副总裁 Rich Goldman

“我们非常高兴能以我们的嵌入式虚拟化技术支持 MIPS 架构。我们的 PikeOS™ RTOS是一款 hypervisor虚拟化平台,可允许多个应用程序和 Android™ 与 Linux 这类操作系统安全地在单一硬件平台上平行运行。通过 PikeOS,MIPS 的授权客户能拥有为不同任务部署 CPU 资源的灵活性,能够免除在系统中采用专属安全性 CPU 的需求。MIPS Aptiv内核的授权客户很快就能享有这项优异技术的效益。”
- SYSGO AG营销副总裁 Jacques Brygier



关键词: MIPS Aptiv CPU

评论


相关推荐

技术专区

关闭