新闻中心

EEPW首页 > 嵌入式系统 > 新品快递 > 赛灵思与VSofts演示基于赛灵思FPGA的低延时实时H.264/AVC-I IP核压缩解决方案

赛灵思与VSofts演示基于赛灵思FPGA的低延时实时H.264/AVC-I IP核压缩解决方案

作者:时间:2010-09-20来源:电子产品世界收藏

  球可编程平台领导厂商公司与Vanguard Software Solutions 公司 (VSofts) 在 IBC2010 大会上联合演示了 VSofts H.264/AVC-I IP 核的强大功能:能实现超低延时,且其现场可编程门阵列 () 实施方案不仅符合国际电信联盟 (ITU) 和 Panasonic AVC-Intra 标准,而且还支持业界标准的编解码器,能在实时视频广播应用中确保源视频到编码视频的最小延迟。

本文引用地址:http://www.eepw.com.cn/article/112865.htm

  VSofts 市场营销副总裁 Felix Nemirovsky 指出,“视频采集和广播技术的发展日新月异。对于高价值内容的采集、编辑和归档而言,我们的 AVC I-frames 编码器采用业经验证且具有卓越领先性能的 ,其高度的灵活性、数据速率和实时性能使我们能够满足快速发展的市场需求。”

  随着视频采集和显示需求向 3D 电视和 4Kx2K 数字影院方向发展, 能在整个设计乃至生产阶段为设计人员全程提供支持标准不断演进发展的灵活性,同时提供用于驱动实时视频所需的性能。从1080i 向4Kx2K格式的每一步演进发展都需要将吞吐量提高8倍,即摄像头从1.5Gbps 提升至12Gbps,这会在广播链的每一个环节(从摄像机到专业工作室传输视频的分配编码器,再到视频服务器乃至后期制作公司)产生潜在的瓶颈。H.264AVC Intra IP 核借助 Virtex®-6 FPGA 固有的灵活性、并行处理能力和高速连接功能成功解决了上述瓶颈,从而可显著减少从摄像机采集到实时广播之间的编码延迟。

  赛灵思通信业务部副总裁 Dean Westman 指出,“在性能、灵活性还是上市进程方面,广播产业的演进, 正迅速超越定制及标准的现有片上系统解决方案所能支持的速度发展。赛灵思目标设计平台方案中的 IP 核能够充分满足广播设备开发人员对性能和技术发展的需求,而 VSofts 的 H.264AVC Intra 编码解决方案则将这一重要价值进行了最佳的诠释。”

  赛灵思广播目标设计平台

  将于今年年底投产的 VSofts H.264 AVC Intra IP 核将加入赛灵思 Encoding IP 产品系列(赛灵思面向广播行业所推出设计平台的组成部分)阵营。上述 IP 核能够与赛灵思广播处理套件和赛灵思广播连接套件配合使用,这些套件集成了快速构建系统并全面验证各类音视频应用性能所需的重要软硬件元素。上述平台拥有众多组件,其中包括连接与视频处理 IP 模块、设计环境和参考设计,以及一套基础型数字音频/视频开发板和业界标准的FPGA 夹层卡(FMC)。

  对于广播应用而言,目标设计平台方案能够显著简化整套广播音视频接口解决方案的开发工作,如三重速率 SDI 解决方案能用单个可编程器件同时支持标清电视、3D 电视乃至今后的新产品。此外,这还有助于尽早推广 DisplayPort 等新兴标准,快速取代数字视频接口 (DVI),并促进新型以太网音视频桥接 (AVB) 技术的发展,以确保 IP 网络的时序和带宽可用性。更多详情,敬请访问:http://www.xilinx.com/cn/broadcast。



关键词: 赛灵思 FPGA IP核

评论


相关推荐

技术专区

关闭