专栏中心

EEPW首页 > 专栏 > 实验3:3变量表决器

实验3:3变量表决器

发布人:xiaxue 时间:2023-10-07 来源:工程师 发布文章
实验目的
  • (1)熟悉和掌握FPGA开发流程和Lattice Diamond软件使用方法;
  • (2)通过实验理解基本逻辑门电路;
  • (3)学习用Verilog HDL数据流级描述基本门电路。
实验任务

设计一个3变量的多数表决电路(当3个输入端中有2个及以上输入1时,输出端才为“1”),然后在实验板上实现自己设计的逻辑电路,并验证是否正确。

实验原理

3变量的多数表决器,即当三个人中有两个及以上投票的,则通过。定义三个变量A、B、C及投票结果Y,可以得到如下1-3所示的真值表。将Y和A、B、C的关系写成逻辑表达式则得到:

Y=A’BC+AB’C+ABC’+ABC=AB+BC+AC


逻辑电路

Verilog HDL建模描述

3变量表决器程序清单voter3.v

   module voter3    (
      input wire a,           //3个输入变量a、b、c
      input wire b,
      input wire c,
      output wire led         //显示表决结果led
    );
     assign 	led = (a&b)|(b&c)|(a&c);   //根据逻辑表达式得到表决结果
  endmodule
实验步骤
  1. 打开Lattice Diamond,建立工程。
  2. 新建Verilog HDL设计文件,并键入设计代码。
  3. 综合并分配管脚,将输入信号a、b、c分配至拨码开关,将输出信号led分配至板卡上的LED。a/M7,b/M8,c/M9,led/N13
  4. 构建并输出编程文件,烧写至FPGA的Flash之中。
  5. 按下对应按键/拨动拨码开关,观察输出结果。


*博客内容为网友个人发布,仅代表博主个人观点,如有侵权请联系工作人员删除。

关键词: FPGA Lattice Diamond 逻辑门

相关推荐

发力物理AI:Altera以FPGA创新,赋能机器人及边缘场景

FPGA如何同DDR3存储器进行接口?

视频 2008-06-18

LabVIEW 8.20技术资料大全简介

利用锚定可信平台模块(TPM)的FPGA构建人形机器人安全

3-DES算法的FPGA高速实现(Xilinx)

资源下载 2007-12-13

人工智能开始简化可编程逻辑的设计

以Altera可编程解决方案,驱动下一代 5G‑A与 6G 宽带射频加速演进

即使在汽车中,基本的逻辑功能依然是必需的

Altera的FPGA下载常见问题经验小结

基于FPGA的可编程数字滤波器系统

弥合传感器融合鸿沟:FPGA如何助力边缘端实时机器人应用

Altera: 采用全系列40-nm收发器FPGA和ASIC实现创新

视频 2009-07-13

LabVIEW FPGA 模块简介

视频 2009-04-01

贸泽电子开售:面向工业、AI、医疗、数据中心等领域的Altera Agilex 5 FPGA与SoC

DC到3.2GHz采样率!PXI平台+开放FPGA赋能,我们打造了一款“软件定义”的锁相放大器

测试测量 2026-03-17

人工智能开始简化可编程逻辑的设计流程

实时的噪声源定位系统

视频 2009-03-25

高速ADC与内置嵌入式串行收发器的FPGA接口

视频 2009-05-19

FPGA在边缘人工智能中日益扩大的作用

ALTERA的PCI_IP Core问答集

资源下载 2007-12-13
更多 培训课堂
更多 焦点
更多 视频

技术专区