标签 数字锁相环(DPLL)技术社区

数字锁相环(DPLL)

随着数字电路技术的发展,数字锁相环在调制解调、频率合成、FM 立体声解码、彩色副载波同步、图象处理等各个方面得到了广泛的应用。数字锁相环不仅吸收了数字电路可靠性高、体积小、价格低等优点,还解决了模拟锁相环的直流零点漂移、器件饱和及易受电源和环境温度变化等缺点,此外还具有对离散样值的实时处理能力,已成为锁相技术发展的方向。锁相环是一个相位反馈控制系统,在数字锁相环中,由于误差控制信号是离散的数字信号,而不是模拟电压,因而受控的输出电压的改变是离散的而不是连续的;此外,环路组成部件也全用数字电路实现,故而这种锁相环就称之为全数字锁相环(简称DPLL)。 数字锁相环主要由相位参考提取电路、晶体振荡器、分频器、相位比较器、脉冲补抹门等组成。查看更多>>

  • 数字锁相环(DPLL)资讯

基于FPGA全新锁相倍频系统的设计

基于FPGA的全数字锁相环路的设计

VHDL 数字锁相环 2017-06-05

ADI推出四通道、抖动衰减时钟转换器

ADI AD9554 2014-05-22

DSP平台的数控逆变中频电源的设计与实现

逆变电源 DSP 2013-09-23

基于GPS的恒温晶振频率校准系统的设计与实现

GSM、WCDMA和LTE应用的高集成度SyncE器件

DPLL NCO 2012-04-23
相关标签

数字锁相环(DPLL)