首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> dsp+fpga

dsp+fpga 文章 进入dsp+fpga技术社区

基于VHDL的感应加热电源数字移相触发器设计

  • 用数字触发器的设计思想设计其硬件结构并对软件算法进行了改进。改进后的数字移相触发器简单可靠,产生脉冲的对称性好,抗干扰能力强,能够保证捕获到每一个换相区并及时触发。
  • 关键字: 锁相环倍频  脉冲触发模块  FPGA  

基于FPGA的FIR滤波器的实现

  • 提出了一种采用现场可编程门阵列器件FPGA并利用窗函数法实现线性FIR数字滤波器硬件电路的方案,并以一个十六阶低通FIR数字滤波器电路的实现为例说明了利用Xilinx公司XC4000系列芯片的设计过程。设计的电路通过软件程序进行了验证和硬件仿真,结果表明电路工作正确可靠,能满足设计要求。
  • 关键字: FIR滤波器  窗函数  FPGA  

基于FPGA的脉冲重复频率(PRF)跟踪器的设计

  • 本文利用FPGA资源丰富、易于编程的特点设计了纯硬方式的脉冲重复频率跟踪器,实现了在密集信号环境下的信号跟踪,并且将多路并行的跟踪器集成在一片FPGA中,简化了系统结构,缩小了体积。
  • 关键字: 多路脉冲重复频率跟踪器  关联比较器  FPGA  

IIR数字滤波器的FPGA仿真与实现

  • 采用自顶向下的模块化设计思想,介绍了一种采用级联结构在FPGA上实现IIR数字滤波器的设计方案。设计IIR数字滤波器的二阶节,将二阶节IIR数字滤波器级联实现高阶IIR数字滤波器,从而实现通过修改外围参数来改变滤波器的频率响应,根据不同的要求在不同规模的FPGA上加以实现。
  • 关键字: IIR数字滤波器  级联结构  FPGA  

FPGA设计的常见问题

  • 只要输入信号同时变化,(经过内部走线)组合逻辑必将产生毛刺。将它们的输出直接连接到时钟输入端、清零或置位端口的设计方法是错误的,这可能会导致严重的后果。 所以我们必须检查设计中所有时钟、清零和置位等对毛刺敏感的输入端口,确保输入不会含有任何毛刺。
  • 关键字: 毛刺  置位信号  FPGA  

基于FPGA的电子密码锁的研制

  • 介绍在QUATUSII环境下,采用FPGA可编程逻辑器件开发的电子密码锁,并利用状态机(FSM)实现键盘消抖及系统主控模块的行为控制,从实际工程设计角度阐述了系统所有模块及其工作原理、软件设计方法,提出了系统设计注意要点。
  • 关键字: QUATUSII  密码锁  FPGA  状态机  

MP3的FPGA设计

  • FPGA能满足MP3整个系统的价格、功耗和性能要求,它们灵活的结构使系统设计人员能在每种MP3播放机中最佳地实现各种功能。
  • 关键字: MP3  逻辑模块  FPGA  

基于FPGA和单片机的扫频仪研究与设计

  • 在系统设计时,各个网络的频率特性对该系统的稳定性、工作频带、传输特性等都具有重要影响。实际操作中,扫频仪大大简化了测量操作,提高了工作效率,达到了测量过程快速、直观、准确、方便的目的,在生产、科研、教学上得到广泛运用。
  • 关键字: 频率特性  扫频仪  FPGA  

FPGA在航空电子系统中的设计应用

  • 由于竞争的压力和对飞机性能无止境的追求,航空电子从简单、独立的设备发展到如今以每秒百万位乃至更快的速度交换信息的高级智能系统网络。这也带来了必须克服的许多设计问题。
  • 关键字: 高级智能系统网络  航空电子  FPGA  

数字图像倍焦系统设计与实现综合实例之:系统硬件配置方案

  • FPGA作可编程器件,可以根据用户的需要进行现场可编程。系统可采用了JTAG模式和AS模式进行FPGA编程配置。
  • 关键字: 数字图像倍焦系统  JTAG  FPGA  EPC1441PC8  

基于DSP的嵌入式导航计算机系统中CPLD器件软件更新的实现

  • 针对嵌入式导航计算机系统中CPLD器件软件更新需求,提出了通过串行方式基于DSP的CPLD软件更新方案,通过DSP的I/O口模拟CPLD的JTAG时序逻辑,将由串口接收到的CPLD配置信息文件,移入到其内部逻辑中,从而实现软件更新。分析研究了实现该方案需解决的硬件和软件中的关键问题,设计实现了提出的CPLD器件软件更新方案,并在实际的导航计算机系统中进行了验证和应用。
  • 关键字: CPLD器件软件更新  DSP  JTAG  

带硬件地址识别的UART IP的设计和实现

  • 在通信和控制系统中,常使用异步串行通信控制器(UART)实现系统辅助信息的传输。为实现多点通信,通常用软件识别发往本站点或其它站点的数据,这会加大CPU的开销。介绍了一种基于FPGA的UART IP,由硬件实现多点通信时的数据过滤功能,降低了CPU的负担,提高了系统性能。
  • 关键字: UART  IP  FPGA  

数字图像倍焦系统设计与实现综合实例之:系统原理框图

数字图像倍焦系统设计与实现综合实例之:系统工作原理分析

  • 如前所述,本系统主要完成对输入视频图像的两倍放大。图像的放大主要是通过插值算法来实现的,下面详细分析如何应用双线性插值算法来实现倍焦功能。
  • 关键字: 数字图像倍焦系统  乘法器  FPGA  

有限状态机的FPGA设计

  • 有限状态机是一种常见的电路,由于时序电路和组合电路组成,设计有限状态机的第一步是确定采用Moore状态机还是采用Mealy状态机。Mealy状态机的状态转变不仅和当前状态有关,而且和各输入信号有关;Moore状态机的转变只和当前状态有关。从电路实现功能上来讲,任何一种都可以实现同样的功能。但他们的输出时序不同,所以选择使用哪种状态机是要根据具体情况来定。
  • 关键字: Moore状态机  Mealy状态机  FPGA  
共9896条 84/660 |‹ « 82 83 84 85 86 87 88 89 90 91 » ›|

dsp+fpga介绍

您好,目前还没有人创建词条dsp+fpga!
欢迎您创建该词条,阐述对dsp+fpga的理解,并与今后在此搜索dsp+fpga的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473