- 介绍了一种基于NIOS Ⅱ实现数字信号解码器的方法,该系统由FPGA 和相应接口电路组成,将NIOS Ⅱ嵌入式软核CPU 集成到FPGA 中构成片上系统( SOC) ,可以将串行输入的不归零PCM 码转换为可分析的8 位并行码,并通过上位机软件显示解码结果。
- 关键字:
数字信号解码器 嵌入式软核CPU FPGA
嵌入式软核cpu介绍
您好,目前还没有人创建词条嵌入式软核cpu!
欢迎您创建该词条,阐述对嵌入式软核cpu的理解,并与今后在此搜索嵌入式软核cpu的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司

京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473