首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> dsp+fpga

dsp+fpga 文章 进入dsp+fpga技术社区

基于FPGA的CAN总线转换USB接口的设计方案

  • 这里以CAN总线通信接口为例,详细论述了基于FPGA的CAN总线转换USB接口的设计方案。
  • 关键字: 光电隔离  CAN总线转换器  FPGA  

借助MATLAB算法数学模型实现FPGA浮点定点转换

  • 当创建一个 DSP 算法的数学模型时,MATLAB 是天然之选,且出于硬件考虑,可以无阻碍地使用。将一个算法转换为在 FPGA 上实现的定点模型是一个复杂的、可从 AccelDSP Synthesis 综合工具提供的自动化、加速和可视化功能中大大受益的过程。
  • 关键字: DSP算法  matlab  FPGA  

FPGA最小系统之:实例1 在Altera的FPGA开发板上运行第一个FPGA程序

  • 本节旨在通过给定的工程实例——“蜂鸣器播放梁祝音乐”来熟悉Altera Quartus II软件的基本操作、设计、编译及仿真流程。同时使用基于Altera FPGA的开发板将该实例进行下载验证,完成工程设计的硬件实现,熟悉Altera FPGA开发板的使用及配置方式。
  • 关键字: Cyclone  Altera  FPGA  QuartusII  FPGA最小系统  

FPGA最小系统之:硬件系统的调试方法

  • 随着FPGA芯片的密度和性能不断提高,调试的复杂程度也越来越高。BGA封装的大量使用更增加了板子调试的难度。所以在调试FPGA电路时要遵循一定的原则和技巧,才能减少调试时间,避免误操作损坏电路。
  • 关键字: BGA封装  ASRAM  FPGA  QuartusII  FPGA最小系统  

FPGA最小系统之:硬件系统的设计技巧

  • FPGA的硬件设计不同于DSP和ARM系统,比较灵活和自由。只要设计好专用管脚的电路,通用I/O的连接可以自己定义。因此,FPGA的电路设计中会有一些特殊的技巧可以参考。
  • 关键字: EP1C6Q240  Altera  EP1C12Q240  FPGA  SDRAM  FPGA最小系统  

FPGA最小系统之:最小系统电路分析

  • FPGA的管脚主要包括:用户I/O(User I/O)、配置管脚、电源、时钟及特殊应用管脚等。其中有些管脚可有多种用途,所以在设计FPGA电路之前,需要认真的阅读相应FPGA的芯片手册。
  • 关键字: Cyclone  Altera  Flash  FPGA  CPLD  SDRAM  FPGA最小系统  

基于Xilinx FPGA的嵌入式Linux设计流程

  • 结合FPGA和Linux双方优势,可以很好地满足嵌入式系统设计需求,量体裁衣,去除冗余。本文给出了一种基于Xilinx FPGA的嵌入式Linux操作系统解决方案。
  • 关键字: 操作系统加载  Linux  FPGA  

FPGA跨时钟域异步时钟设计的几种同步策略

  • 实际的工程中,纯粹单时钟系统设计的情况很少,特别是设计模块与外围芯片的通信中,跨时钟域的情况经常不可避免。如果对跨时钟域带来的亚稳态、采样丢失、潜在逻辑错误等等一系列问题处理不当,将导致系统无法运行。本文总结出了几种同步策略来解决跨时钟域问题。
  • 关键字: 跨时钟域  同步时序  FPGA  

基于SPI Flash实现FPGA的复用配置

  • SPI(Serial Peripheral Interface,串行外围设备接口)是一种高速、全双工、同步的通信总线,在芯片的引脚上只占用4根线,不仅节约了芯片的引脚,同时在PCB的布局上还节省空间。正是出于这种简单、易用的特性,现在越来越多的芯片集成了这种通信协议。
  • 关键字: 复用编程  SPIFlash  FPGA  

基于FPGA的数字化变电站计量仪表研究与设计

  • 提出一种基于IEC61850和SoPC的数字化变电站计量仪表设计方案。在DE2—70开发板的基础上,首先依据IEC61850标准对数字化变电站计量仪表进行了总体设计;其次对基于FPGA的电量参数算法进行了研究;最后完成了光纤通信电路、快速以太网接口电路、双软核SoPC系统等硬件电路的设计。基于FPGA的数字化变电站计量仪表设计方案具有设计
  • 关键字: 数字化变电站  SOPC  FPGA  

利用FPGA的M4K作为移位寄存器的逻辑分析仪设计

  • 采用Altera公司的Cyclone系列EPlC3T144C8作为控制芯片,QuartusⅡ为软件平台,用硬件描速语言设计了一个具有变频采样时钟和16路采样通道,基于VGA显示的逻辑分析仅.该设计方案利用FPGA内部的M4K决作为移位寄存器不断地进行读进数据的方式,提高了工作速度、性能稳定性以及分析的范围和质量。该逻辑分析仪实现简单,价格低,具有较高的使用价值。
  • 关键字: 采样模式  逻辑分析仪  FPGA  

基于FPGA的生物电阻抗成像系统设计

  • 根据电阻抗断层成像技术要求,设计了以Spartan3E系列XC3S500E FPGA为核心的16电极生物电阻抗成像系统,系统嵌入8 bit微处理器PicoBlaze实现逻辑控制并产生激励信号实现高速A/D采集及实现数字解调,通过RS232将采集数据传输到PC机,重建人体内部的电阻率分布或其变化图像。为广泛应用研究电阻抗断层成像技术提供一种
  • 关键字: Spartan3E  生物电阻抗成像系统  FPGA  

基于FPGA的VLIW微处理器的设计与实现

  • 超长指令字VLIW微处理器架构采用了先进的清晰并行指令设计。VLIW微处理器的最大优点是简化了处理器的结构,删除了处理器内部许多复杂的控制电路,它能从应用程序中提取高度并行的指令数据,并把这些机器指
  • 关键字: VLIW微处理器  并行指令控制  FPGA  

FPGA的双缓冲模式PCI Express总线设计

  • 介绍了软件无线电平台中基于FPGA的双缓冲模式PCI Express(PCIE)总线的设计与实现。设计了基于Xilinx Virtex6 FPGA的通用软件无线电平台,开发了基于Linux系统的驱动程序和PCIE硬核的DMA控制器。双缓冲提高了数据传输速度,节约了硬件资源。测试结果显示,该系统工作稳定可靠,读写速度可达402 MB/s。
  • 关键字: PCIExpress总线  双缓冲模式  FPGA  

基于FPGA的模糊控制交通灯控制方案设计

  • 针对目前交叉路口交通控制信号灯的绿信比固定不变的问题,提出一种模糊控制的方案。根据当前相位的车流量和当前相位与下一相位车流量之差,实时控制相位绿信比,缩减车辆在交叉路口的排队长度。绿信比可在FPGA上模拟实现,采用EElements ISE Development Kit开发套件,使用ISE10.1软件设计工具,对上述控制方案进行仿真。
  • 关键字: 模糊控制  交通灯控制方案  FPGA  
共9896条 89/660 |‹ « 87 88 89 90 91 92 93 94 95 96 » ›|

dsp+fpga介绍

您好,目前还没有人创建词条dsp+fpga!
欢迎您创建该词条,阐述对dsp+fpga的理解,并与今后在此搜索dsp+fpga的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473