首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> aiot soc

aiot soc 文章 进入aiot soc技术社区

移动处理器发展新方向,整合更多的GPU将成为主流?

  • 高阶行动装置对多媒体等视觉体验的要求愈来愈高,促使行动处理器开发商大举整合更多GPU核心,期借助平行运...
  • 关键字: SOC  GPU  处理器  

嵌入式视觉设计要创新,选择FPGA成关键

  • 什么样的积极创新可以帮助您设计出这样一个系统——它能够提醒用户有儿童在游泳池中溺水,或是有入侵者试图闯入住宅或者办公场所?这种技术还能够提醒驾驶员道路上即将发生的危险,甚至可以制止他们并线、加速及其它可能会给自身或他人带来危险的操作。
  • 关键字: FPGA  嵌入式  CPU  SoC  ARM  

强化DPD演算效能SoC FPGA提升蜂巢网络设备整合度

  • 蜂巢式网络服务供应商对降低营运成本的需求愈来愈迫切,因此现场可编程门阵列(FPGA)业者推出整合嵌入式处理器的SoC FPGA方案,并导入效能更高的数字预失真(DPD)演算法,协助网络设备制造商以更低功耗及成本,打造更高生产力的产品。
  • 关键字: 蜂巢式网络  FPGA  SoC  DSP  ARM  

基于FPGA的SPI Flash控制器的设计方案

  • 本文提出一个基于FPGA的SPI Flash读写硬件实现方案,该方案利用硬件对SPI Flash进行控制,能够非常方便地完成Flash的读写、擦除、刷新及预充电等操作,同时编写的SPI Flash控制器IP核能够进行移植和复用,作为SOC芯片的功能模块。
  • 关键字: FPGA  Flash  SOC  CPU  VHDL  

基于低成本FPGA的高清低码流H.264摄像机SoC参考设计

  • 摘要:本文提出了一种基于低成本FPGA的高清低码流安防摄像机SoC实现方式,该设计已经完全实现,开创了高清低码流安防摄像机SoC的先河。
  • 关键字: FPGA  SoC  ASIC  摄像机  传感器  

新思、瑞昱、联电携手合作 打造智慧电视单晶片SoC

  •   瑞昱採用联电40奈米低功耗製程与新思DesignWare逻辑库及嵌入式记忆体广泛组合,达成一次完成硅晶设计(First-Pass Silicon Success)的目标   重点摘要:   ? 新思科技、瑞昱半导体与联华电子三方合作,让瑞昱4K2K UHD智慧电视SoC达成一次完成硅晶设计的目标,并获颁2013年台北国际电脑展「BC Award金奖」(Best Choice Golden Award) 。   ? 新思科技DesignWare逻辑库及嵌入式记忆体和Galaxy实作平台
  • 关键字: 智慧电视  SoC  

新思、瑞昱、联电携手打造第一个超高画质智能电视单芯片SoC

  • 全球芯片设计及电子系统软件暨IP领导厂商新思科技(Synopsys)、全球顶尖网络与多媒体芯片大厂瑞昱半导体以及世界一流的晶圆专工厂联华电子,日前宣布共同达成瑞昱RTD2995 UHD智能电视控制器SoC芯片一次完成硅晶设计(first-pass silicon success)的目标
  • 关键字: 新思  瑞昱  联华  SoC  

Cadence与Digital成功缩减Realtek瑞昱数字电视SoC面积

  • 2014年2月12日,全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS)宣布,瑞昱半导体(Realtek Semiconductor Corp.) 成功运用Cadence® Encounter® RTL Compiler的physical aware RTL合成缩减数字电视SoC面积,并具体实现在高度整合的多媒体SoC – Imagination PowerVR SGX544MP2的40nm设计上。
  • 关键字: Cadence  瑞昱  SoC  GPU  

ARM推出强化版IP套件系列产品

  • 2014年2月11日,ARM宣布针对快速成长的主流移动与消费电子产品市场,推出强化版的具有更高性能和功耗效率的IP套件系列产品。
  • 关键字: ARM  SoC  处理器  

富士通为28nm SoC器件打造全新设计方法

  •   富士通半导体(上海)有限公司日前宣布,成功开发了专为先进的28nmSoC器件量身打造的全新设计方法,不仅能实现更高的电路密度,同时也可有效缩短开发时间。采用全新设计方法能够将电路的密度提高33%,并可将最终的线路布局时间缩短至一个月。这种设计方法将整合至富士通半导体的各种全新定制化SoC设计方案中,协助客户开发RTL-HandoffSoC器件。富士通半导体预计自2014年2月起将开始接受采用这种全新设计方法的SoC订单。   采用28nm等顶尖制程工艺的SoC器件需要有越来越多的功能与效能,进而要在
  • 关键字: 富士通  SoC  

张江创新学院采用了Mentor Graphics的Veloce仿真器

  • 高级系统验证解决方案领军企业Mentor Graphics公司(Nasdaq:MENT)日前宣布,上海张江创新学院已采用Veloce® 2仿真系统,用于片上系统(SoC)集成电路设计的功能验证领域的研发。
  • 关键字: Mentor  张江创新  SoC  仿真器  

LTE多核SoC竞出笼 平价高规手机全面升级4G

  • 4G代表了速度,4G代表了先进,4G还代表了产品的档次。所以任何一个手机制造商都不会错过4G的首班车,相信今年手机卖场里的手机,不论哪个品牌,4G一定是主打。
  • 关键字: LTE  SoC  

Cadence Incisive 13.2平台为SoC验证性能和生产率设定新标准

  • 全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS)日前发布了新版 Incisive® 功能验证平台,再一次为整体验证性能和生产率设定新标准。同时应对知识产权(IP)模块级到芯片级及片上系统(SoC)验证的挑战,Incisive13.2 平台通过两个新的引擎及附加的自动化功能,把仿真性能提升了一个数量级来加速SoC验证的收敛。
  • 关键字: Cadence  SoC  Incisive  

SoC验证走出实验室良机已到

  •   SoC验证超越了常规逻辑仿真,但用于加速SoC验证的广泛应用的三种备选方法不但面临可靠性问题,而且难以进行权衡。而且,最重要的问题还在于硬件加速访问权限、时机及其稳定性。   当前,通常采用的三种硬件方法分别是FPGA原型验证、采用验证IP进行的加速仿真以及内电路仿真(ICE)。这些方法虽适用于某些情况,但对于那些面对不断更新的多处理器、多协议且偏重于软件的SoC验证团队来说,则存在明显不足。   FPGA原型验证适用于那些运行于不再进行更新的已有硬件上的软件,但却不适用于仍在进行大规模升
  • 关键字: SoC  ICE  

SoC验证走出实验室良机已到

  • SoC验证超越了常规逻辑仿真,但用于加速SoC验证的广泛应用的三种备选方法不但面临可靠性问题,而且难以进行权衡。而且,最重要的问题还在于硬件加速访问权限、时机及其稳定性。
  • 关键字: SoC  FPGA  仿真  
共1806条 49/121 |‹ « 47 48 49 50 51 52 53 54 55 56 » ›|

aiot soc介绍

您好,目前还没有人创建词条aiot soc!
欢迎您创建该词条,阐述对aiot soc的理解,并与今后在此搜索aiot soc的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473