基于ADV202的嵌入式视频压缩系统软硬件设计
1 ADV202芯片介绍
ADV202是美国AD公司新近推出的一款用于视频和高带宽静止图像压缩的单片IPEG2000(ISO/IECl5444-1图像压缩标准)编解码芯片,是当今市场上惟一具有实时压缩和解压缩标准(SD)视频信 号和高清晰度(HDTV)视频信号的芯片,专利的空间高效递归滤波(SURF)技术使其具有低功耗和低成本的小波压缩。它提供的专用视频接口可以无缝连接到删ITU.R-BT656,SMPTE125M、SMPTE293M[525p]等标准的数字视频接口,灵活的异步SRAM风格的主机接口允许无缝连接到大多数16/32位的微控制
|
ADV202的内部功能框图如图1所示,输入的视频或图像数据进入视频接口后经过解交错传输到小波变换引擎中。在小波引擎中,每帧图像或每个图块通过5/3或9/7滤波器分解成许多子带,生成的小波系数写入内部寄存器中。熵编码器将图像数据编码为符合JPEG2000标准的数据。内部DMA引擎提供存储器之间的高带宽传输以及各模块和存储器之间的高性能传输。内部FIFO提供像素数据、码流数据、特征数据和辅助数据的存储空间,既可由外部主机通过标准地址读写周期直接访问,也可以采用DREQ/DACK协议通过DMA方式访问或专用硬件握手机制访问。主机接口提供16/32位的控制总线和8/16/32位的数据传输总线,用于对内部寄存器的配置、控制和状态传递以及压缩数据流的传输。
2 视频压缩系统硬件设计
2.1 系统硬件整体构架
系统硬件整体框架如图2所示,来自电视机或摄像机的单路PAL/NTSC制式的视频信号,经过SAA7n3编码为SAV/EAV模式、ITU.R—BT656 YUV4:2:2格式(8位)的视频信号,由VPO[7..0]传输到ADV202的视频接口。在ADV202内部,视频信号经过硬件编码产生.jp2格式的视频信号,由主机接口D[31..0]输入到TMS320VC33 DSP。经DSP压缩后的视频信号由USB接口芯片USBN9602转换后通过USB口输出。另外,DSP还通过数据总线D[31..O]和地址总线A[3..]对ADV202内部直接及间接寄存器进行配置,加载ADV202编码模式所需的固件(由AD公司提供),对ADV202编码数进行设置。USB口只作为压缩数据流的输出口,由DSP完全控制。
2.2 DSP小系统
出于对系统易实现性和性价比的考虑,DSP芯片选择Ⅱ公司的32位高性能数字信号处理器TMS320VC33。TMS320VC33工作在75Mlk主频时,运算能力可达150MFLOPS,可以访问的总存储空间为16M
评论