新闻中心

EEPW首页 > 消费电子 > 设计应用 > 基于 FPGA 的 MPEG-4 编解码器

基于 FPGA 的 MPEG-4 编解码器

——
作者:时间:2007-05-10来源:Paul Schumacher 高级助理研究工程师 赛灵思公司收藏
您是否曾想在您的设计中使用先进的视频压缩技术,却发现实现起来太过复杂?现在您无需成为一名视频专家就能在您的系统中使用视频压缩。赛灵思新推出的 编码器/解码器核可以帮助您满足视频压缩需求。

视频和多媒体系统正变得日益复杂,因此能否获得适用于您的系统的低成本的可靠 IP 核对您的产品上市极为关键。特别是,视频压缩算法与标准已变成极为复杂的电路,需要花费很长时间来设计,并且常常成为系统测试和发货的瓶颈。这些 简易 (simple profile) 编码器/解码器核也许正好能满足您下一个多媒体系统设计的需要。

应用

第 2 部分是下列国际视频编码标准系列中最新的标准:H.261、MPEG-1、MPEG-2 和 H.263。该标准于 1999 年被 ISO/IEC 批准作为《国际标准 14 496-2》(MPEG-4 第 2 部分)。MPEG-4 第 2 部分视频为大量多媒体应用提供了一个卓越的基础。该标准提供了一组特征和等级,可满足大量不同应用要求,如帧尺寸和使用差错恢复工具。这些应用的例子包括广播、视频编

辑、电话会议、安全/监视、以及消费电子应用。

MPEG-4 第 2 部分使用的视频编码算法是从之前的编码标准发展而来。帧数据分成 16



评论


相关推荐

技术专区

关闭