为网络、通信和高端计算系统中的分布式供电架构选择芯片组
简介
本文引用地址:https://www.eepw.com.cn/article/21525.htm网络和通信设备的发展趋势持续促进对于更多高级npu和asic的需求。在穿过骨干网或者从一个通信设备传到另一个时,由于需要增长带宽并对信息进行更复杂的分析,这就促进了更强大处理资源的使用。因为这些处理器能更好的处理这些任务,它们的功率要求也变得更加复杂。而处理器复杂程度的增长对功率要求更高。传统系统功率架构仅提供几个电压及功率等级,但是这些架构已不能达到增长的系统要求。各种电源系统架构均衡功效、成本和复杂性。目前趋向于双级架构。
在 网络和通信系统中的电源架构(包括电信系统),具有来自容变弹性ac/dc整流器模块48v额定输入。各种系统将在额定电源电压的上下浮动范围内操作。例如,一个通用的电信系统输入电压范围可能是36v到75v,而符合欧洲电信标准化协会(etsi)规范的系统将把范围缩小到36v到60v。与这些不可调节的额定电源不同,一些系统是由可调节的48v总线操作的,其典型的总线电 源供 应范围是 10%。电源架构必须以最大的电效率、最小的空间、最优化的成本将这个输入电压输送到pol转换器。
传统分布穿过电路板电源的方法为下面两个基本配置方案中的一个(图1)。第一个方案。转换器将输出电压从48v转到3.3v,然后再通过几个必备的pol转换器将3.3v转到所需的pol电压。从传统上来说,在电路板上,3.3v干线最需要电源,所以设计者选择3.3v总线,以取得单级交换,从而消除功率损耗。另一个配置方案,适用于更高功率的电路板,它将输出电压从48v转换到所谓的中级总线电压(一般为12v),再将12v总线电压转换成pol电压。

每个dpa都有其优点和缺点。当在电路板上有一个需要3.3v工作电压的主负载、或整个电路板上覆盖多个3.3v负载时,设计者通常会采用3.3v总线dpa。设计者通常这样设计,以使电路板上的交换总额最小化,从而在最需电源端优化效率。然而,一个3.3v-总线-dpa系统要求对产生其它工作电压的每个pol转换器要进行偏压供应。
另一个问题是3.3v的输出需要一个串联顺序fet,因为隔离的转换器通常缺少对于输出速率的控制。串联顺序fet只有在启动和断电时才有用;在其它时候,dc-loss高架会影响效率、增加部件并提高费用。而且,由于操作电压持续下降,支配分线很可能移向2.5v。对于同样的主板电源,主板电流增长了32%,配电损耗增长了大约74%。
3.3v主线必须要产生电路板上所有其它操作电压。可以存在几个额外输出电压,每个电压的输出都可以使用高频转换dc/dc pol转换器。pol转换器的高频转换可以将噪波反向注入到3.3v输入线,而且由于这个线直接供应负载,电源架构要求进行大量的过滤以保护3.3v 负载。3.3v总线也为asic提供动力,asic对于噪波非常敏感而且可以承受因过滤不足而产生的损坏--但这不是一个最佳选择,因为asic的成本很高。
当 所有板上功率很高又没有负载电压来支配整个电路板时,设计者典型地采用一个12v的中线dpa。通过这种方法,因为对于给定的电流水平来说电流很低,所以分流损失很低。对于这种架构,pol转换器产生了所有操作电压。使用一个12v dpa来简化pol转换器。串联顺序fet也能在pol转换器上控制启动和断电,尽管大多数可用pol转换器可以直接控制这项功能。
今 天的12v输出模块是提供受控输出的典型全性能程序块。12v程序块内的反馈通过光耦合器为转换器的初级端提供一个符号反馈。具有高rm电流的12v程序块,相对无效。它们要求24v到100v电压的二级端fet,如果平均输出电压很低,就可能使用较低压fet,二级端fet一般来讲具有高于需要的接通电阻。因为模块有大量组件,所以全控制程序块都很浪费而且大于指定输出功率。一个主板更加有效分配两级功率的方法是建立一个处于3.3v到12v的中间非调节电压。(图 2)

新的pol转换器可接受一个广泛的输入电压范围,这就意味着设计者可以利用产生中间总线电压的单独转换级来采取一个更简单的方法。根据输出功率等级,pol转换器的最佳输入电压在6v到12v之间。结果是获得了占有少量空间并具有很少组件的高效、独立转换器。全功能程序块,能在不增加整体设计复杂性的基础上,使用50个或更多的组件。输出电压调节的移除为显著减少模块组件数提供了机会。一个不可调dc-总线转换器使用一个单独的转换器,它处于固定的工作循环中,可以允许简单、自行驱动的二级同步整流开关,达到最大化电源转换效率、最小化输入和输出过滤并提高可靠性。
板上双级电源转换器
非调节dc-主线转换器很快成为最受欢迎的能将48v输入电压转换到中间主线、然后供应给pol的方法。一个具有开路、固定50%工作循环特征的简易独立转换器能提供一个中间主线电压,这个电压由输入电压、初始端拓朴(半桥或全桥)和变压器转换率构成。
根据系统电源等级、pol转换器配电频率和配 电功耗计算,多数设计者在6到12v的范围内设置额定主线电压。dc-主线拓朴提供了在最小空间内的最大效率以达到用最较少的组件实现最好的电源密度、减少总成本。拓朴也要求最小的输入和输出过滤--又是一项 成本节省。这种方法也极大简化了电源架构中的控制、监测 、同 步化和定序。图3展示了dc-主线转换器设计,这个设计应用了几个能达到这种性能的创新技术。

国际整流器公司开发了包括自激振荡驱动器和匹配电源mosfet的芯片集。ir2085s 和ir2086s高速、半桥和全桥驱动器,在48v双级电路板电源分布系统中,分别服务于非调节、单独dc-主线转换器。这些控制器通常具有高性能、高简化而且成本低。它们使用100v、1a的驱动器将50%工作循环振荡器与用于半桥ir2085s
的so-8封装和用于全桥ir2086s的so-16相结合。设计者能够从外部调节ic频率和停歇时间,以满足多种应用要求。器件也提供了启动和电源限制功能。一个内部软启动特点限定了启动期间的瞬间起峰电流,在50%的工作循环中逐渐增长电流。软启动可持续大约2000脉冲的门驱动信号。国际整流器公司的48-v
dc-总线参考设计,利用低负荷、强电子热、初级端、mosfet和低电子热、二级端的新ic控制器全桥版本,能在小于程序块八分之一空间的范围内,达到97%的效率。
这个效率比常规的、全控制、板上电源转换器要高出3-5%。
在初级端,ir2085s 驱动两个 irf6646 fet,即下一代的低负载80v directfet。对于36v到75v的输入电压,设计者能将fet转换成100v
irf6644。器件能通过一个用于启动的小线性控制器和稳定状态下的变压器来达到其初级端的偏流。在二极端上的两个30v、n-channel
irf6635 directfet在自动同步整流器拓朴中进行操作。


directfet-半导体封装除去了mosfet封装阻抗,这就降低了总阻抗从而提高了主要效率。对于顶层冷却,directfet封装也允许一个典型的1℃/w结一板热阻及最大化的1.4℃/w结一壳热阻。
一个220w dc-主线转换器能达到2.05 x 0.85英寸--比八分之一程序块的行业标准小了15%。对于四分之一dc-主线转换器设计可以节省近50%的空间。在这个小覆盖区内220v转换器能获得96%的效率(图6)。

220w设计使用了一个220 khz的初级端配电频率以使其性能最优化:高配电频率减少了输出电压波和变压器通压密度,可以使用更小的磁性组件。同样,一个变压器更小的核会产生更小的功耗。然而,高配电频率增加了初级和二级配电功耗并产生低的总电路效率。
用于高功率应用的dc-总线转换器可以使用ir2086s高速、100v、全桥驱动和初级和二级端directfet,用小于八分之一程序块空间达到的97%效率,在9.6v的电压下提供高达330w的功率。
非独立pol转换器
d c-总线转换器在两级dpa中属于前端级。当设计者在设计第二级、非独立pol转换器时产生了许多独特思考。当主要考虑电路板空间和设计复杂性时,嵌入式程序块设计在整体模块和全离散设计上具有很多优势。例如:国际整流器公司的ipowir的程序块为mcm(多芯模块),包含了达到高效率、双相位同步降压转换器。其中包括振荡器、加速器、误差信号放大器,pwm比较器,控制pet,同步fet等所有器件,但是有一些是为完成pol转换器的被动需要。程序块执行像超电压保护、超电流保护和超温保护这样的功能。程序块也 提供内部控制和同步fet间歇控制。除了减少90%pol转换器部件数,ipowir程序块能通过减少挑战性电路板设计灵敏度来明显压缩设计时间并减少风险。通过在ipowir程序块 周围使用几个外部组件,一个设计者可以快速、简单的建立高性能、双相位、双输出和同步buck转换器,以满足几个负载电压要求。(图4)。相对于备选同等离散设计,程序块方法除了简化了设计者 的工作,也极大的减少了设计时间并节省了pc-电路板上50%的空间。设计者从而得到一个经测试、有保证的器件,这个器件一般来讲没有离散设计复杂的布局问题,具有众所周知的最大功耗。这个器件能为其它负载电压进行简单布局的灵活性,同时,也产生高转换效率。
与输入电压相比,pol转换器通常有高输入电压。典型的工作循环范围为10%到20%,在同步buck电流中相当于高端mosfet的及时电压。 高端mosfet或者控制fet采用转换模式(图4)手工操作。相应的mosfet的简化功耗公式是:

在控制fet中 引起电源分散的主要因素是传导功耗,转换功耗,门驱动功耗,其中最主要的是转换功耗。为了使转换功耗最小化,设计者应该选择低负载mosfet并考虑与转换相关的电压,或者后门槛电压,负载项目包括qgs2 和qgd。moseft仅在门驱动电压超过门槛电压后才开始实行,所以在门驱动电压通过门槛电压时没有功耗。一旦开始实行mosfet,功率就开始分散,后门槛电压负载越低,转换负载也越低。输入电压和配电频率也会形成转换功耗。降低输入电压和减少配电频率也会减少整体功耗。然而,在高功率应用中,一个较低的输入电压产生了换位。由于输入电流成比增加,整体的分流功耗也会增加。同时,根据感应器的尺寸或者转换器所用到的过滤电容器的数量,减少配电频率也能显著的增加转换器的尺寸。
基于高端系统在高频度下操作的事实,控制fet的总体门负载应该适当的降低以减少门驱动功耗。低负载控制fet能减少开关节点上的尖峰信号(图6)。尖峰信号能开启同步fet,引起贯通电流,这会降低可靠性并引起内电路故障。同步的fet能在下列条件下进行保护:如果fet的负载率 与qgs1的比率 小于1.4,门电压尖峰信号将不会超过极限电压。
在高电流系统中,控制fet必须也显示低阻抗以减 少传导功耗,这个功耗与电流平方成比例。对于这些系统,优化控制fet选项的指标系数结合了门负载和阻抗。选择一个低端mosfet还是合成的fet,要取决于不同的分析。相应的这个器件的简化功耗公式是:
同步fet没有显示出转换功耗组件,因为它们是在零伏特模式下操作的。实行前,在电路中产生了一段间歇时间,在这段期间感应器电流在同步fet的主体二级管间循环流动。与转换器的操作电压相比,主体二极管的正向电压接近于零,因此,当同步fet开启时,功率并不同时分散。pol转换器的10-20%的工作循环在同步fet上产生了80-90%的有效工作循环。由于fet大部分的时间都用于传导模式上,转换器的设计者选择主要器件的标准在阻抗上。
评论