新闻中心

EEPW首页 > 模拟技术 > 设计应用 > 32阶FIR滤波器的FPGA实现

32阶FIR滤波器的FPGA实现

作者: 时间:2009-12-22 来源:网络 收藏

采用上面介绍的凯泽窗,利用Matlab编程计算得到32阶低通参数如下:

本文引用地址:https://www.eepw.com.cn/article/188447.htm


32阶低通幅频特性图如图1所示。

上述求得的系数是浮点型的,而在设计中使用的数据是定点型的,所以在设计之前要将系数转化为定点型,即系数的量化。在本文中采用数字信号处理(DSP)技术中的Q值法对系数进行量化。为了兼顾精度和所占用的资源,本文的系数用12位二进制来量化,得到的整数系数结果如下:



关键词: FPGA FIR 滤波器

评论


相关推荐

技术专区

关闭