基于FPGA的嵌入式PLC微处理器设计
为了测试指令的运行情况,本文在最后给出了一段基于Quartus II的程序仿真。
仿真时给出了10位输入数据indata=”1 1 10000101”,10.0~10.4分别对应着该数据的第0位~第4位,同样QO.o和Qo.1分别对应着输出端子的第。位和第1位。
仿真结果的图6中:T1,T2,T3,T4为4个时钟节拍信号,out0和out1分别对应着输出端子Qo.o和Qo.1,因为IO.o和IO.2为1,IO.3和IO.4都为o,因此程序运行的最后结果应该是QO.o和Q0.1都为1,并且从图6可以看出,仿真结果与此相同,程序运行正确,说明所设计的微处理器及其指令正确可靠。
4 结束语
本文所设计的PLC微处理器具有很强的可修改性和可移植性,并且优化升级也很方便,可以根据特定的需要方便地增删指令和I/O端口的数量,这比传统的PLC具有更大的灵活性。另外,由于FPGA具有很高的密度,能够集成很大的系统 ,因而极大地提高了系统的可靠性。
linux操作系统文章专题:linux操作系统详解(linux不再难懂)
评论