新闻中心

EEPW首页 > 高端访谈 > NVCM ——PLD便携应用方案的新选择

NVCM ——PLD便携应用方案的新选择

作者:山水时间:2008-06-06来源:电子产世界收藏
根据Semico调查研究,对于可编程逻辑芯片(PLD而言,便携式应用是一个快速增长的市场,预估可编程逻辑芯片在这些应用领域的市场值将在2010年前超过6亿5000万美元。但是PLD在便携应用中也是优缺点都非常明显的解决方案。PLD提供了相比ASIC和ASSP更加灵活的设计路径,通过提供不同的功能设置,从而设计出差异化的产品。同时,便携电子电池供电的局限性,以及在有限空间内集成更多功能而又不影响功耗的考虑,都为FPGA带来了不小的障碍。

当前,PLD市场不乏一些针对便携应用专门优化过的方案,例如Xilinx的CoolRunner系列,Actel的IGLOO,Altera的MAX II,QuickLogic的PolarPro和ArcticLink平台等等。就在最近,一家刚刚成立2年的公司SiliconBlue也推出了低功耗的单芯片FPGA iCE65 系列。iCE采 用台积电的65纳米LP(Low Power, 低功率)标准CMOS工艺,并且整合了该公司的NVCM(Non-Volatile Configuration Memory, 非易失性配置存储器) 专利技术,少额外使用闪存PROM的成本。

iCE65配置数据为可编程化,可处理来自各个来源的数据,包括安全性、片上(on-chip)、嵌入、NVCM或是外部来源,如标准SPI序列闪存PROM或是下载自处理器SPI接口。操作电流低至25微安,并提供最低的动态电流。逻辑容量从2k到16k逻辑单元,I/O数目从128到384个。BGA封装从3x4mm 到 12x12mm。iCE系列FPGA装置皆有易失性及非易失性两种版本供应。

SiliconBlue独立自拥有NVM专利的Kilopass公司,并且改进成NVCM,旨在代替ROM和EPROM。“相较于现有的非易失性FPGA仍采用落后两代的180nm微米130nm微米嵌入式闪存技术,NVCM采用标准逻辑CMOS工艺生产,不需要浮栅技术,而浮栅技术在130nm以下工艺面临着生产工艺方面的严峻挑战。” SiliconBlue策略营销副总裁John Birkner告诉记者。

此外,iCE 系列采用与手机设计相同的功耗模式定义:操作模式(active-fast, ~MHZ)及待机模式(active-slow, ~kHz)。结合65纳米LP工艺和NVCM的专利设计,可以将将逻辑核心的操作电压维持在1.0伏的水平。


评论


相关推荐

技术专区

关闭