新闻中心

EEPW首页 > 汽车电子 > 设计应用 > DSP吞掉大部分插口

DSP吞掉大部分插口

作者:■ Richard Nass时间:2005-04-27来源:eaw收藏

以往用分立元件或主流微处理器设计的产品正受到的威胁。这包括几种情况:与主控微处理器结合形成强大的功能;或按照应用需要,独自工作,以足够的处理性能来担负“内务处理”任务;另外,DSP可与便宜的微控制器搭配。
最新的DSP性价比很高,如ADI公司Blackfin系列产品的功耗很低。其1.2V部件(BF533)工作于600MHz时,功耗为280mW。采用动态电源管理功能时,降为200MHz下50mW左右。

S-CDMA手机
作为DSP挤进通信领域的明证,LSI逻辑公司已将其ZSP400 DSP核授权给中国最大的通信设备制造商之一——大唐电信的微电子技术公司。大唐将把该核用于其基于同步CDMA技术(S-CDMA)的手机设计中。
ZSP400是一种四通道超标量体系双MAC核。它在提供高性能的同时,保持了公司所称道的“一流代码密度”,适用于语音和基带处理以及音视频处理。150MHz下,芯核消耗55mW的功率。
LSI逻辑公司DSP核产品经理Brightfield称:“ZSP400架构是一代一代可扩展和软件兼容的。它是一种得到验证的架构,降低了客户的风险并确保上市时间。其它的可授权DSP已成功地用于2G手机中,但它们还没有出现手机厂商想过渡到2.5G和3G所需的那种可扩展性和路线图。”
Atmel公司投入DSP市场的是一种称作mAgic的扩展精度超长指令字(VLIW)核,是多媒体应用gigaflop集成芯核的体现。该公司声称它是首例复杂域浮点VLIW架构的DSP。芯核旨在用于SoC的实现。
mAgic核对复杂算法运算,如FFT蝶式和矢量2算法,执行单循环操作。复杂算法用来执行差分计算和自适应波束赋形算法操作,这在高端免提音频会议、音频信号的物理建模、频谱分析、音频编解码以及自动冲突规避等方面经常用到。
Atmel的设计师并没有加大时钟频率,而是采取了一种不同的方法。Atmel公司先进DSP设计中心技术主管Pier Stanislao Paolucci称:“芯核在100MHz时钟频率下每周期并行执行15个操作,每秒提供15亿次操作(GOPS),其中10亿次为浮点运算。”
mAgic核的关键特性之一是其简化的(和无缝的)VLIW代码研发过程。mAgic汇编器中的宏汇编优化器自动分析顺序撰写代码的逻辑和临时数据相关性,而后排定全部操作的进度,以优化资源的使用和流水线深度。

成像专用
ChipWrights公司对成像应用尤为关注,它开发了CW4511 DSP,这是该公司原有4011部件的延伸。它使用了与其前身部件相同的芯核,但加入了多种I/O模块,使之适用于数码相机的设计。实际上,它是设计中仅有的重要逻辑元件。新增的I/O模块包括一个USB接口、一个LCD接口和一个音频接口(见图1)。构成系统真正所需的是DRAM、闪存和一些分立元件。
ChipWrights产品销售副总裁Doug Finke说:“该芯片面向高容量的大众市场,它能满足新型个人消费数码相机的需要,用户能记录静止画面和录像。”
目前已出现具有捕获静止和视频图像能力的照相机。但ChipWrights的设计可操作JPEG或MPEG4视频,MPEG4具有更高的压缩比。一个适当大小的闪存库可存储相机中1小时以上的录像。CW4511设计有8个并行处理器来承担高计算强度的算法操作。还有一个32位RISC处理器用来执行所有的内务功能操作,如监控按钮、检查电池充电情况等。具有竞争性的设计一般要求另加一个处理器来进行这些功能操作。
CW4511的功耗较低,这部分归功于其单指令多数据(SIMD)架构。在这种配置中,处理器可执行一次指令获取和一次指令解码,然后把结果反馈给8个并行处理器。这与进行一次指令获取和每时钟周期执行一次的VLIW或哈佛架构不同。峰值频率(233MHz)下,CW4511耗能约300mW。

价格优势
TI公司的300MHz双MAC C5501 DSP的价格在5美元左右。为推动该器件(以及C55xx家族其它部件)的使用,TI开发了一系列高速仿真器,让设计师以更快的周期时间进行仿真和代码研发。据该公司称,用TI CodeComposer开发工具套件中的仿真器,速度上约有一个数量级的改进。
TI公司DSP产品全球销售经理Leon Adams称:“工程师可以按代码大小及功耗等精调性能,以达到优化的目的”。
StarCore原为摩托罗拉和杰尔的DSP设计中心,现在准备独自发布一款DSP核——SC-1400。该芯核与此前发布的SC-140类似,但现在的是一种可综合的形式。这样,它可以轻松地做到由过程到过程的移植,享用性能上的改进。
StarCore销售经理Allen Hyman说:“我们为SC-1400设计了新的外围功能。以前给摩托罗拉和杰尔的模型是把芯核设计成一种硬宏,由他们用自己的外围模块来设计SoC。”
SC-1400采用16位VLIS(可变长度指令集)架构,它是一种VLIW的改良。该架构在MAC数量上可变,是可扩展的。1400是一种四MAC器件,每周期执行6次操作。StarCore还提供两MAC款式的SC-1200,它具有更小的芯片尺寸和功耗。
做成可综合性的另一个优点是,设计师可以锁定他们所要求的性能点。例如,工作频率可大可小,器件尺寸的大小和功耗也是如此。■ (锄禾译)



关键词: DSP

评论


相关推荐

技术专区

关闭