新闻中心

EEPW首页 > 嵌入式系统 > 业界动态 > 瑞萨电子采用Andes RISC-V 32位CPU内核开发其首款RISC-V架构ASSP产品

瑞萨电子采用Andes RISC-V 32位CPU内核开发其首款RISC-V架构ASSP产品

作者:时间:2020-10-10来源:电子产品世界收藏

全球半导体解决方案供应商瑞萨电子集团近日宣布,与RISC-V架构嵌入式CPU内核及相关SoC开发环境的领先供应商——Andes Technology启动技术IP合作。瑞萨选择AndesCoreTM 32位RISC-V CPU内核IP,应用于其全新的专用标准产品中,并将于2021年下半年开始为客户提供样片。

本文引用地址:http://www.eepw.com.cn/article/202010/419085.htm

Andes Technology公司总裁Frankwell Lin 表示:“瑞萨作为顶级MCU供应商,已将Andes RISC-V内核设计到其预编程的专用标准产品中,对此我们感到十分荣幸。瑞萨和Andes有着相同的愿景——迎接RISC-V成为片上系统芯片(SoC)主流CPU指令集体系结构(ISA)的时代。双方的合作不仅是Andes的里程碑,更标志着开源RISC-V ISA即将成为主流计算引擎。瑞萨的客户亦将受益于面向21世纪计算需求而构建的现代ISA。”

瑞萨电子执行副总裁、物联网及基础设施事业本部总经理Sailesh Chittipeddi 表示:“Andes RISC-V核心IP提供的可扩展性能范围、可选安全功能和定制选项,使瑞萨能够为未来针对特定应用的标准产品提供创新解决方案。帮助为现有或新兴应用寻找经济高效替代途径的客户,从更短的上市时间和更低的开发成本中获益。”

瑞萨基于RISC-V核心架构的预编程ASSP器件,结合专用的用户界面工具来设置应用的可编程参数,将为客户构建完整且优化的解决方案。此功能消除了RISC-V开发初期及软件投资相关的壁垒。此外,瑞萨广泛的区域合作伙伴拥有丰富的专业知识,将为客户提供前沿、专注的技术支持。

image.png



关键词:

评论


相关推荐

技术专区

关闭